參數(shù)資料
型號: CY7C1418AV18-300BZC
廠商: CYPRESS SEMICONDUCTOR CORP
元件分類: DRAM
英文描述: 36-Mbit DDR-II SRAM 2-Word Burst Architecture
中文描述: 2M X 18 DDR SRAM, 0.45 ns, PBGA165
封裝: 15 X 17 MM, 1.40 MM HEIGHT, MO-216, FBGA-165
文件頁數(shù): 23/28頁
文件大?。?/td> 456K
代理商: CY7C1418AV18-300BZC
CY7C1416AV18
CY7C1427AV18
CY7C1418AV18
CY7C1420AV18
Document Number: 38-05616 Rev. *D
Page 23 of 28
Output Times
t
CO
t
CHQV
C/C Clock Rise
(or K/K in single clock
mode) to Data Valid
Data Output Hold after
Output C/C Clock Rise
(Active to Active)
C/C Clock Rise to Echo
Clock Valid
Echo Clock Hold after
C/C Clock Rise
Echo Clock High to Data
Valid
Echo Clock High to Data
Invalid
Clock (C/C) Rise to High-Z
(Active to High-Z)
[26, 27]
Clock (C/C) Rise to
Low-Z
[26, 27]
0.45
0.45
0.45
0.45
0.50
ns
t
DOH
t
CHQX
–0.45
–0.45
–0.45
–0.45
–0.50
ns
t
CCQO
t
CHCQV
0.45
0.45
0.45
0.45
0.50
ns
t
CQOH
t
CHCQX
–0.45
–0.45
–0.45
–0.45
–0.50
ns
t
CQD
t
CQHQV
0.27
0.27
0.30
0.35
0.40
ns
t
CQDOH
t
CQHQX
–0.27
–0.27
–0.30
–0.35
–0.40
ns
t
CHZ
t
CHQZ
0.45
0.45
0.45
0.45
0.50
ns
t
CLZ
t
CHQX1
–0.45
–0.45
–0.45
–0.45
–0.50
ns
DLL Timing
t
KC Var
t
KC lock
t
KC Reset
t
KC Var
t
KC lock
t
KC Reset
Clock Phase Jitter
DLL Lock Time (K, C)
K Static to DLL Reset
0.20
0.20
0.20
0.20
0.20
ns
1024
30
1024
30
1024
30
1024
30
1024
30
Cycles
ns
Notes:
26.t
, t
, are specified with a load capacitance of 5 pF as in (b) of AC Test Loads. Transition is measured
±
100 mV from steady-state voltage.
27.At any given voltage and temperature t
CHZ
is less than t
CLZ
and t
CHZ
less than t
CO
.
Switching Characteristics
Over the Operating Range
[22,23]
Cypress
Parameter
Consortium
Parameter
Description
300 MHz
Min.
278 MHz
Min. Max. Min. Max. Min. Max. Min. Max.
250 MHz
200 MHz
167 MHz
Unit
Max.
[+] Feedback
相關(guān)PDF資料
PDF描述
CY7C1418AV18-300BZI 36-Mbit DDR-II SRAM 2-Word Burst Architecture
CY7C1418AV18-300BZXC 36-Mbit DDR-II SRAM 2-Word Burst Architecture
CY7C1418AV18-300BZXI 36-Mbit DDR-II SRAM 2-Word Burst Architecture
CY7C1420AV18-167BZC 36-Mbit DDR-II SRAM 2-Word Burst Architecture
CY7C1420AV18-167BZI 36-Mbit DDR-II SRAM 2-Word Burst Architecture
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
CY7C1418AV18-300BZXC 功能描述:靜態(tài)隨機(jī)存取存儲器 2Mx18 DDR II Burst 2 靜態(tài)隨機(jī)存取存儲器 COM RoHS:否 制造商:Cypress Semiconductor 存儲容量:16 Mbit 組織:1 M x 16 訪問時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
CY7C1418BC 制造商:Cypress Semiconductor 功能描述:
CY7C1418BV18-167BZC 功能描述:靜態(tài)隨機(jī)存取存儲器 2Mx18 DDR II Burst 2 靜態(tài)隨機(jī)存取存儲器 RoHS:否 制造商:Cypress Semiconductor 存儲容量:16 Mbit 組織:1 M x 16 訪問時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
CY7C1418BV18-250BZC 功能描述:靜態(tài)隨機(jī)存取存儲器 2Mx18 DDR II Burst 2 靜態(tài)隨機(jī)存取存儲器 RoHS:否 制造商:Cypress Semiconductor 存儲容量:16 Mbit 組織:1 M x 16 訪問時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
CY7C1418BV18-250BZI 功能描述:靜態(tài)隨機(jī)存取存儲器 2Mx18 DDR-II Burst 2 靜態(tài)隨機(jī)存取存儲器 RoHS:否 制造商:Cypress Semiconductor 存儲容量:16 Mbit 組織:1 M x 16 訪問時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray