參數(shù)資料
型號: CY39050V208-83BBI
廠商: Cypress Semiconductor Corp.
英文描述: CPLDs at FPGA Densities
中文描述: CPLD器件在FPGA的密度
文件頁數(shù): 81/86頁
文件大?。?/td> 1235K
代理商: CY39050V208-83BBI
Delta39K ISR
CPLD Family
Document #: 38-03039 Rev. *H
Page 81 of 86
M26
N1
N2
N3
N4
N5
N6
[19]
N7
[19]
N8
[19]
N9
N10
N11
N12
N13
N14
N15
N16
N17
N18
N19
[19]
N20
[19]
N21
[19]
N22
N23
N24
N25
N26
P1
P2
P3
P4
P5
P6
P7
P8
[19]
P9
[19]
P10
[19]
P11
P12
P13
P14
P15
P16
P17
[19]
NC
GND
GND
GND
IO0
IO0
IO0
IO0
IO0
IO/V
REF0
IO0
GCLK0
GND
GND
GND
GND
GCLK1
IO5
IO/V
REF5
IO5
IO5
IO5
IO5
IO5
GND
GND
GND
GND
GND
GND
IO1
IO1
IO1
IO1
IO1
IO1
IO1
IO1
GND
GND
GND
GND
IO4
IO4
NC
GND
GND
GND
IO0
IO0
IO0
IO0
IO0
IO/V
REF0
IO0
GCLK0
GND
GND
GND
GND
GCLK1
IO5
IO/V
REF5
IO5
IO5
IO5
IO5
IO5
GND
GND
GND
GND
GND
GND
IO1
IO1
IO1
IO1
IO1
IO1
IO1
IO1
GND
GND
GND
GND
IO4
IO4
NC
GND
GND
GND
IO0
IO0
IO0
IO0
IO0
IO/V
REF0
IO0
GCLK0
GND
GND
GND
GND
GCLK1
IO5
IO/V
REF5
IO5
IO5
IO5
IO5
IO5
GND
GND
GND
GND
GND
GND
IO1
IO1
IO1
IO1
IO1
IO1
IO1
IO1
GND
GND
GND
GND
IO4
IO4
Table 15. 676 FBGA Pin Table
(continued)
Pin
CY39100
CY39165
CY39200
P18
[19]
P19
[19]
P20
P21
P22
P23
P24
P25
P26
R1
R2
R3
R4
R5
R6
R7
R8
R9
R10
R11
R12
R13
R14
R15
R16
R17
R18
R19
R20
R21
R22
R23
R24
R25
R26
T1
T2
T3
T4
T5
T6
T7
T8
T9
IO4
IO4
IO5
IO5
IO4
IO4
GND
GND
GND
NC
NC
NC
IO1
IO1
IO1
V
CCPRG
V
CCIO1
IO/V
REF1
IO1
IO1
GND
GND
GND
GND
IO4
IO4
IO/V
REF4
V
CCIO4
V
CCPRG
IO4
IO4
IO4
NC
NC
NC
NC
NC
NC
NC
IO/V
REF1
IO1
V
CC
V
CCIO1
IO/V
REF1
IO4
IO4
IO5
IO5
IO4
IO4
GND
GND
GND
NC
NC
IO1
IO1
IO1
IO1
V
CCPRG
V
CCIO1
IO/V
REF1
IO1
IO1
GND
GND
GND
GND
IO4
IO4
IO/V
REF4
V
CCIO4
V
CCPRG
IO4
IO4
IO4
IO4
NC
NC
NC
NC
IO/V
REF1
V
CCIO1
IO/V
REF1
IO1
V
CC
V
CCIO1
IO/V
REF1
IO4
IO4
IO5
IO5
IO4
IO4
GND
GND
GND
NC
NC
IO1
IO1
IO1
IO1
V
CCPRG
V
CCIO1
IO/V
REF1
IO1
IO1
GND
GND
GND
GND
IO4
IO4
IO/V
REF4
V
CCIO4
V
CCPRG
IO4
IO4
IO4
IO4
NC
NC
NC
NC
IO/V
REF1
V
CCIO1
IO/V
REF1
IO1
V
CC
V
CCIO1
IO/V
REF1
Table 15. 676 FBGA Pin Table
(continued)
Pin
CY39100
CY39165
CY39200
相關(guān)PDF資料
PDF描述
CY39050V208-83BGC CPLDs at FPGA Densities
CY39050V208-83BGI CPLDs at FPGA Densities
CY39050V208-83MBC Evaluation Board for ADL5602 - 50 MHz to 4.0 GHz RF/IF Gain Block
CY39050V208-83MBI 50 MHz to 4.0 GHz RF/IF Gain Block; Package: 3-pin; Temperature Range: -40°C to +125°C
CY39050V208-83MGC CPLDs at FPGA Densities
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
CY39050V208-83NTXC 功能描述:IC CPLD 50K GATE 208BQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:Delta 39K™ ISR™ 標準包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應(yīng)商設(shè)備封裝:208-PQFP(28x28) 包裝:托盤
CY39050V208-83NTXI 功能描述:IC CPLD 50K GATE 208BQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:Delta 39K™ ISR™ 標準包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應(yīng)商設(shè)備封裝:208-PQFP(28x28) 包裝:托盤
CY39050V484-125BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39050V484-125BBI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39050Z208-125BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities