參數(shù)資料
型號: CY39050V208-83BBI
廠商: Cypress Semiconductor Corp.
英文描述: CPLDs at FPGA Densities
中文描述: CPLD器件在FPGA的密度
文件頁數(shù): 58/86頁
文件大?。?/td> 1235K
代理商: CY39050V208-83BBI
Delta39K ISR
CPLD Family
Document #: 38-03039 Rev. *H
Page 58 of 86
AB25
AB26
AC1
AC2
AC3
AC4
AC5
AC6
AC7
AC8
AC9
AC10
AC11
AC12
AC13
AC14
AC15
AC16
AC17
AC18
AC19
AC20
AC21
AC22
AC23
AC24
AC25
AC26
AD1
AD2
AD3
AD4
AD5
AD6
AD7
AD8
AD9
AD10
AD11
AD12
AD13
AD14
[19]
AD15
[19]
AD16
IO4
IO4
Data
Reconfig
IO2
IO2
IO2
IO2
NC
V
CCIO2
V
CCIO2
V
CCCNFG
IO2
V
CCIO2
V
CCIO2
V
CCIO3
V
CCIO3
IO3
NC
V
CCIO3
V
CCIO3
IO3
IO3
IO3
IO/V
REF4
IO4
IO4
IO4
Reset
CCLK
IO/V
REF2
IO2
IO/V
REF2
IO2
NC
NC
IO2
IO/V
REF2
IO2
IO2
IO/V
REF2
IO2
IO3
IO3
IO4
IO4
Data
Reconfig
IO2
IO2
IO2
IO2
IO2
V
CCIO2
V
CCIO2
V
CCCNFG
IO2
V
CCIO2
V
CCIO2
V
CCIO3
V
CCIO3
IO3
V
CC
V
CCIO3
V
CCIO3
IO3
IO3
IO3
IO/V
REF4
IO4
IO4
IO4
Reset
CCLK
IO/V
REF2
IO2
IO/V
REF2
IO2
IO2
IO/V
REF2
IO2
IO/V
REF2
IO2
IO2
IO/V
REF2
IO2
IO3
IO3
IO4
IO4
Data
Reconfig
IO2
IO2
IO2
IO2
IO2
V
CCIO2
V
CCIO2
V
CCCNFG
IO2
V
CCIO2
V
CCIO2
V
CCIO3
V
CCIO3
IO3
V
CC
V
CCIO3
V
CCIO3
IO3
IO3
IO3
IO/V
REF4
IO4
IO4
IO4
Reset
CCLK
IO/V
REF2
IO2
IO/V
REF2
IO2
IO2
IO/V
REF2
IO2
IO/V
REF2
IO2
IO2
IO/V
REF2
IO2
IO3
IO3
IO4
IO4
Data
Reconfig
IO2
IO2
IO2
IO2
IO2
V
CCIO2
V
CCIO2
V
CCCNFG
IO2
V
CCIO2
V
CCIO2
V
CCIO3
V
CCIO3
IO3
V
CC
V
CCIO3
V
CCIO3
IO3
IO3
IO3
IO/V
REF4
IO4
IO4
IO4
Reset
CCLK
IO/V
REF2
IO2
IO/V
REF2
IO2
IO2
IO/V
REF2
IO2
IO/V
REF2
IO2
IO2
IO/V
REF2
IO2
IO3
IO3
Table 12. 388 BGA Pin Table
(continued)
Pin
CY39050
CY39100
CY39165
CY39200
相關PDF資料
PDF描述
CY39050V208-83BGC CPLDs at FPGA Densities
CY39050V208-83BGI CPLDs at FPGA Densities
CY39050V208-83MBC Evaluation Board for ADL5602 - 50 MHz to 4.0 GHz RF/IF Gain Block
CY39050V208-83MBI 50 MHz to 4.0 GHz RF/IF Gain Block; Package: 3-pin; Temperature Range: -40°C to +125°C
CY39050V208-83MGC CPLDs at FPGA Densities
相關代理商/技術參數(shù)
參數(shù)描述
CY39050V208-83NTXC 功能描述:IC CPLD 50K GATE 208BQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復雜可編程邏輯器件) 系列:Delta 39K™ ISR™ 標準包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應商設備封裝:208-PQFP(28x28) 包裝:托盤
CY39050V208-83NTXI 功能描述:IC CPLD 50K GATE 208BQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復雜可編程邏輯器件) 系列:Delta 39K™ ISR™ 標準包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應商設備封裝:208-PQFP(28x28) 包裝:托盤
CY39050V484-125BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39050V484-125BBI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39050Z208-125BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities