參數(shù)資料
型號: CY39050V208-83BBC
廠商: Cypress Semiconductor Corp.
英文描述: CPLDs at FPGA Densities
中文描述: CPLD器件在FPGA的密度
文件頁數(shù): 82/86頁
文件大小: 1235K
代理商: CY39050V208-83BBC
Delta39K ISR
CPLD Family
Document #: 38-03039 Rev. *H
Page 82 of 86
T10
T11
T12
T13
[19]
T14
[19]
T15
T16
T17
T18
T19
T20
T21
T22
T23
T24
T25
T26
U1
U2
U3
U4
U5
U6
U7
U8
U9
U10
U11
U12
U13
[19]
U14
[19]
U15
U16
U17
U18
U19
U20
U21
U22
U23
U24
U25
U26
V1
V
CCCNFG
Config_Done
IO2
IO2
IO3
IO3
IO3
IO4
IO/V
REF4
V
CCIO4
V
CC
IO4
IO/V
REF4
NC
NC
NC
NC
NC
NC
NC
NC
IO1
IO1
IO1
IO1
Data
Reconfig
IO2
IO2
IO2
IO3
IO3
IO3
IO3
IO4
IO4
IO4
IO4
IO4
NC
NC
NC
NC
NC
V
CCCNFG
Config_Done
IO2
IO2
IO3
IO3
IO3
IO4
IO/V
REF4
V
CCIO4
V
CC
IO4
IO/V
REF4
V
CCIO4
IO/V
REF4
NC
NC
NC
NC
IO1
IO1
IO1
IO1
IO1
IO1
Data
Reconfig
IO2
IO2
IO2
IO3
IO3
IO3
IO3
IO4
IO4
IO4
IO4
IO4
IO4
IO4
NC
NC
NC
V
CCCNFG
Config_Done
IO2
IO2
IO3
IO3
IO3
IO4
IO/V
REF4
V
CCIO4
V
CC
IO4
IO/V
REF4
V
CCIO4
IO/V
REF4
NC
NC
NC
NC
IO1
IO1
IO1
IO1
IO1
IO1
Data
Reconfig
IO2
IO2
IO2
IO3
IO3
IO3
IO3
IO4
IO4
IO4
IO4
IO4
IO4
IO4
NC
NC
NC
Table 15. 676 FBGA Pin Table
(continued)
Pin
CY39100
CY39165
CY39200
V2
V3
V4
V5
V6
V7
V8
V9
V10
V11
V12
V13
[19]
V14
[19]
V15
V16
V17
V18
V19
V20
V21
V22
V23
V24
V25
V26
W1
W2
W3
W4
W5
W6
W7
W8
W9
W10
W11
W12
W13
W14
W15
W16
W17
W18
W19
NC
NC
IO1
IO1
NC
IO1
IO1
IO1
NC
IO1
IO1
IO1
IO/V
REF1
IO1
IO1
GND
MSEL
IO/V
REF2
IO/V
REF2
IO2
IO3
IO/V
REF3
IO/V
REF3
IO3
GND
IO4
IO4
IO/V
REF4
IO4
IO4
NC
NC
NC
NC
NC
NC
IO1
IO1
IO1
IO1
GND
CCE
IO2
V
CCIO2
V
CCIO2
IO2
IO2
V
CCIO3
V
CCIO3
IO3
IO3
GND
IO/V
REF1
IO1
IO1
GND
MSEL
IO/V
REF2
IO/V
REF2
IO2
IO3
IO/V
REF3[20]
IO/V
REF3
IO3
GND
IO4
IO4
IO/V
REF4
IO4
IO4
IO4
NC
NC
NC
NC
IO1
IO1
IO1
IO1
IO1
GND
CCE
IO2
V
CCIO2
V
CCIO2
IO2
IO2
V
CCIO3
V
CCIO3
IO3
IO3
GND
IO/V
REF1
IO1
IO1
GND
MSEL
IO/V
REF2
IO/V
REF2
IO2
IO3
IO/V
REF3
IO/V
REF3
IO3
GND
IO4
IO4
IO/V
REF4
IO4
IO4
IO4
NC
NC
NC
NC
IO1
IO1
IO1
IO1
IO1
GND
CCE
IO2
V
CCIO2
V
CCIO2
IO2
IO2
V
CCIO3
V
CCIO3
IO3
IO3
GND
Table 15. 676 FBGA Pin Table
(continued)
Pin
CY39100
CY39165
CY39200
相關(guān)PDF資料
PDF描述
CY39050V208-83BBI CPLDs at FPGA Densities
CY39050V208-83BGC CPLDs at FPGA Densities
CY39050V208-83BGI CPLDs at FPGA Densities
CY39050V208-83MBC Evaluation Board for ADL5602 - 50 MHz to 4.0 GHz RF/IF Gain Block
CY39050V208-83MBI 50 MHz to 4.0 GHz RF/IF Gain Block; Package: 3-pin; Temperature Range: -40°C to +125°C
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
CY39050V208-83NTXC 功能描述:IC CPLD 50K GATE 208BQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:Delta 39K™ ISR™ 標(biāo)準(zhǔn)包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應(yīng)商設(shè)備封裝:208-PQFP(28x28) 包裝:托盤
CY39050V208-83NTXI 功能描述:IC CPLD 50K GATE 208BQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:Delta 39K™ ISR™ 標(biāo)準(zhǔn)包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應(yīng)商設(shè)備封裝:208-PQFP(28x28) 包裝:托盤
CY39050V484-125BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39050V484-125BBI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39050Z208-125BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities