參數(shù)資料
型號(hào): CY39050V208-83BBC
廠商: Cypress Semiconductor Corp.
英文描述: CPLDs at FPGA Densities
中文描述: CPLD器件在FPGA的密度
文件頁數(shù): 48/86頁
文件大?。?/td> 1235K
代理商: CY39050V208-83BBC
Delta39K ISR
CPLD Family
Document #: 38-03039 Rev. *H
Page 48 of 86
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
Reconfig
CCE
CCLK
V
CCCNFG
MSEL
IO2
IO2
IO2
IO/V
REF2
IO2
V
CCIO2
GND
IO2
IO2
IO2
IO2
IO/V
REF2
GND
V
CCIO2
V
CC
GND
NC
NC
IO2
IO/V
REF2
IO2
IO2
IO2
V
CCIO2
V
CCIO3
IO3
IO3
IO/V
REF3
V
CCIO3
GND
IO3
IO3
IO3
IO3
IO3
IO/V
REF3
IO3
V
CCIO3
IO3
Reconfig
CCE
CCLK
V
CCCNFG
MSEL
IO2
IO2
IO2
IO/V
REF2
IO2
V
CCIO2
GND
IO2
IO2
IO2
IO2
IO/V
REF2
GND
V
CCIO2
V
CC
GND
NC
NC
IO2
IO/V
REF2
IO2
IO2
IO2
V
CCIO2
V
CCIO3
IO3
IO3
IO/V
REF3
V
CCIO3
GND
IO3
IO3
IO3
IO3
IO3
IO/V
REF3
IO3
V
CCIO3
IO3
Reconfig
CCE
CCLK
V
CCCNFG
MSEL
IO2
IO2
IO2
IO/V
REF2
IO2
V
CCIO2
GND
IO2
IO2
IO2
IO2
IO/V
REF2
GND
V
CCIO2
V
CC
GND
V
CC
GND
IO2
IO/V
REF2
IO2
IO2
IO2
V
CCIO2
V
CCIO3
IO3
IO3
IO/V
REF3
V
CCIO3
GND
IO3
IO3
IO3
IO3
IO3
IO/V
REF3
IO3
V
CCIO3
IO3
Reconfig
CCE
CCLK
V
CCCNFG
MSEL
IO2
IO2
IO2
IO/V
REF2
IO2
V
CCIO2
GND
IO2
IO2
IO2
IO2
IO/
VREF2
GND
V
CCIO2
V
CC
GND
V
CC
GND
IO2
IO/V
REF2
IO2
IO2
IO2
V
CCIO2
V
CCIO3
IO3
IO3
IO/V
REF3
V
CCIO3
GND
IO3
IO3
IO3
IO3
IO3
IO/V
REF3
IO3
V
CCIO3
IO3
Reconfig
CCE
CCLK
V
CCCNFG
MSEL
IO2
IO2
IO2
IO/V
REF2
IO2
V
CCIO2
GND
IO2
IO2
IO2
IO2
IO/V
REF2
GND
V
CCIO2
V
CC
GND
V
CC
GND
IO2
IO/V
REF2
IO2
IO2
IO2
V
CCIO2
V
CCIO3
IO3
IO3
IO/V
REF3
V
CCIO3
GND
IO3
IO3
IO3
IO3
IO3
IO/V
REF3
IO3
V
CCIO3
IO3
81
[19]
82
[19]
83
[19]
84
85
86
[19]
87
[19]
88
[19]
89
90
91
92
93
94
95
96
97
98
99
Table 11. 208 EQFP/PQFP Pin Table
(continued)
Pin
CY39030
CY39050
CY39100
CY39165
CY39200
相關(guān)PDF資料
PDF描述
CY39050V208-83BBI CPLDs at FPGA Densities
CY39050V208-83BGC CPLDs at FPGA Densities
CY39050V208-83BGI CPLDs at FPGA Densities
CY39050V208-83MBC Evaluation Board for ADL5602 - 50 MHz to 4.0 GHz RF/IF Gain Block
CY39050V208-83MBI 50 MHz to 4.0 GHz RF/IF Gain Block; Package: 3-pin; Temperature Range: -40°C to +125°C
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
CY39050V208-83NTXC 功能描述:IC CPLD 50K GATE 208BQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:Delta 39K™ ISR™ 標(biāo)準(zhǔn)包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時(shí)間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應(yīng)商設(shè)備封裝:208-PQFP(28x28) 包裝:托盤
CY39050V208-83NTXI 功能描述:IC CPLD 50K GATE 208BQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:Delta 39K™ ISR™ 標(biāo)準(zhǔn)包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時(shí)間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應(yīng)商設(shè)備封裝:208-PQFP(28x28) 包裝:托盤
CY39050V484-125BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39050V484-125BBI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39050Z208-125BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities