ProASICPLUS Flash Family FPGAs 2- 68 v5.9 Asynchronous FIFO Write Note: The p" />
參數(shù)資料
型號: APA150-FGG256A
廠商: Microsemi SoC
文件頁數(shù): 155/178頁
文件大?。?/td> 0K
描述: IC FPGA PROASIC+ 150K 256-FBGA
標(biāo)準(zhǔn)包裝: 90
系列: ProASICPLUS
RAM 位總計(jì): 36864
輸入/輸出數(shù): 186
門數(shù): 150000
電源電壓: 2.375 V ~ 2.625 V
安裝類型: 表面貼裝
工作溫度: -40°C ~ 125°C
封裝/外殼: 256-LBGA
供應(yīng)商設(shè)備封裝: 256-FPBGA(17x17)
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁當(dāng)前第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁
ProASICPLUS Flash Family FPGAs
2- 68
v5.9
Asynchronous FIFO Write
Note: The plot shows the normal operation status.
Figure 2-41 Asynchronous FIFO Write
Table 2-64 TJ = 0°C to 110°C; VDD = 2.3 V to 2.7 V for Commercial/Industrial
TJ = –55°C to 150°C, VDD = 2.3 V to 2.7 V for Military/MIL-STD-883
Symbol txxx
Description
Min.
Max.
Units
Notes
DWRH
DI hold from WB
1.5
ns
DWRS
DI setup to WB
0.5
ns
PARGEN is inactive
DWRS
DI setup to WB
2.5
ns
PARGEN is active
EWRH, FWRH,
THWRH
Old EMPTY, FULL, EQTH, & GETH valid hold
time after WB
0.5
ns
Empty/full/thresh are invalid from the end
of hold until the new access is complete
EWRA
EMPTY
↓ access from WB ↑
3.01
ns
FWRA
New FULL access from WB
3.01
ns
THWRA
EQTH or GETH access from WB
4.5
ns
WPDA
WPE access from DI
3.0
ns
WPE is invalid while PARGEN is active
WPDH
WPE hold from DI
1.0
ns
WRCYC
Cycle time
7.5
ns
WRRDS
RB
↑, clearing FULL, setup to
WB
3.02
ns
Enabling the write operation
1.0
Inhibiting the write operation
WRH
WB high phase
3.0
ns
Inactive
WRL
WB low phase
3.0
ns
Active
Notes:
1. At fast cycles, EWRA, FWRA = MAX (7.5 ns – WRL), 3.0 ns.
2. At fast cycles, WRRDS (for enabling write) = MAX (7.5 ns – RDL), 3.0 ns.
3. After FIFO reset, WRB needs an initial falling edge prior to any write actions.
WPE
WDATA
(Full inhibits write)
WB = (WRB + WBLKB)
EMPTY
EQTH, GETH
FULL
Cycle Start
RB
tWRRDS
tDWRH
tWPDH
tWPDA
tDWRS
tEWRH, tFWRH
tEWRA, tFWRA
tTHWRH
tTHWRA
tWRH
tWRL
tWRCYC
相關(guān)PDF資料
PDF描述
A42MX09-PLG84 IC FPGA 104I/O 84PLCC
M1AGL600V2-CSG281 IC FPGA 1KB FLASH 600K 281-CSP
RSC50DRYH-S93 CONN EDGECARD 100PS DIP .100 SLD
RMC50DRYH-S93 CONN EDGECARD 100PS DIP .100 SLD
RSC65DREI-S93 CONN EDGECARD 130POS .100 EYELET
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
APA150-FGG256I 功能描述:IC FPGA PROASIC+ 150K 256-FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:ProASICPLUS 標(biāo)準(zhǔn)包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計(jì):- 輸入/輸出數(shù):360 門數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FPBGA(27X27)
APA150-FGGB 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:ProASIC Flash Family FPGAs
APA150-FGGES 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:ProASIC Flash Family FPGAs
APA150-FGGI 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:ProASIC Flash Family FPGAs
APA150-FGGM 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:ProASIC Flash Family FPGAs