AVDD = 4.75 V to 5.25 V" />
參數(shù)資料
型號: AD5765CSUZ
廠商: Analog Devices Inc
文件頁數(shù): 26/28頁
文件大?。?/td> 0K
描述: IC DAC 16BIT QUAD 5V 1LSB 32TQFP
產(chǎn)品培訓模塊: Data Converter Fundamentals
DAC Architectures
產(chǎn)品變化通告: AD5763/65 Metal Layer Edit Change 08/Sept/2009
設計資源: High Accuracy, Bipolar Voltage Output Digital-to-Analog Conversion Using AD5765 (CN0073)
標準包裝: 1
設置時間: 8µs
位數(shù): 16
數(shù)據(jù)接口: 串行
轉換器數(shù)目: 4
電壓電源: 雙 ±
功率耗散(最大): 76mW
工作溫度: -40°C ~ 105°C
安裝類型: 表面貼裝
封裝/外殼: 32-TQFP
供應商設備封裝: 32-TQFP(7x7)
包裝: 托盤
輸出數(shù)目和類型: 4 電壓,雙極
采樣率(每秒): *
產(chǎn)品目錄頁面: 784 (CN2011-ZH PDF)
Data Sheet
AD5765
Rev. C | Page 7 of 28
TIMING CHARACTERISTICS
AVDD = 4.75 V to 5.25 V, AVSS = 4.75 V to 5.25 V, AGNDx = DGND = REFGND = PGND = 0 V, REFAB = REFCD = 2.048 V,
DVCC = 2.7 V to 5.25 V, RLOAD = 5 k, CLOAD = 200 pF. All specifications TMIN to TMAX, unless otherwise noted.
Table 4.
Parameter1, 2, 3
Limit at TMIN, TMAX
Unit
Description
t1
33
ns min
SCLK cycle time
t2
13
ns min
SCLK high time
t3
13
ns min
SCLK low time
t4
13
ns min
SYNC falling edge to SCLK falling edge setup time
13
ns min
24th SCLK falling edge to SYNC rising edge
t6
90
ns min
Minimum SYNC high time
t7
2
ns min
Data setup time
t8
5
ns min
Data hold time
t9
1.7
s min
SYNC rising edge to LDAC falling edge when all DACs are updated
480
ns min
SYNC rising edge to LDAC falling edge when a single DAC is updated
t10
10
ns min
LDAC pulse width low
t11
500
ns max
LDAC falling edge to DAC output response time
t12
10
s max
DAC output settling time
t13
10
ns min
CLR pulse width low
t14
2
s max
CLR pulse activation time
25
ns max
SCLK rising edge to SDO valid
t16
13
ns min
SYNC rising edge to SCLK falling edge
t17
2
s max
SYNC rising edge to DAC output response time (LDAC = 0)
t18
170
ns min
LDAC falling edge to SYNC rising edge
1
Guaranteed by design and characterization; not production tested.
2
All input signals are specified with tR = tF = 5 ns (10% to 90% of DVCC) and timed from a voltage level of 1.2 V.
3
4
Standalone mode only.
5
Measured with the load circuit of Figure 5.
6
Daisy-chain mode only.
相關PDF資料
PDF描述
AD5570WRSZ IC DAC 16BIT SRL-IN/VOUT 16-SSOP
VE-BW2-MV-F1 CONVERTER MOD DC/DC 15V 150W
AD7847BRZ IC DAC 12BIT DUAL MULT 24-SOIC
AD660ANZ IC DAC 16BIT MONO W/VREF 24-DIP
AD766ANZ IC DAC 16BIT W/REF DSP 16-DIP
相關代理商/技術參數(shù)
參數(shù)描述
AD5765CSUZ-REEL7 功能描述:IC DAC 16BIT 5V QUAD 32-TQFP RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 數(shù)模轉換器 系列:- 產(chǎn)品培訓模塊:Data Converter Fundamentals DAC Architectures 標準包裝:750 系列:- 設置時間:7µs 位數(shù):16 數(shù)據(jù)接口:并聯(lián) 轉換器數(shù)目:1 電壓電源:雙 ± 功率耗散(最大):100mW 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:28-LCC(J 形引線) 供應商設備封裝:28-PLCC(11.51x11.51) 包裝:帶卷 (TR) 輸出數(shù)目和類型:1 電壓,單極;1 電壓,雙極 采樣率(每秒):143k
AD5766BCBZ-RL7 功能描述:16 CHANNEL 16 BIT BIPOLAR DAC 制造商:analog devices inc. 系列:- 零件狀態(tài):在售 位數(shù):16 數(shù)模轉換器數(shù):16 建立時間:12μs 輸出類型:Voltage - Unbuffered 差分輸出:無 數(shù)據(jù)接口:SPI,DSP 參考類型:外部 電壓 - 電源,模擬:2.97 V ~ 16 V 電壓 - 電源,數(shù)字:- INL/DNL(LSB):±16,±1 架構:電阻串 DAC 工作溫度:-40°C ~ 105°C 封裝/外殼:49-UFBGA,WLCSP 供應商器件封裝:49-WLCSP 標準包裝:1
AD5767BCBZ-RL7 功能描述:16 CHANNEL 12 BIT BIPOLAR DAC 制造商:analog devices inc. 系列:- 包裝:剪切帶(CT) 零件狀態(tài):在售 位數(shù):12 數(shù)模轉換器數(shù):16 建立時間:12μs 輸出類型:Voltage - Unbuffered 差分輸出:無 數(shù)據(jù)接口:SPI,DSP 參考類型:外部 電壓 - 電源,模擬:2.97 V ~ 16 V 電壓 - 電源,數(shù)字:- INL/DNL(LSB):±1,±1 架構:電阻串 DAC 工作溫度:-40°C ~ 105°C 封裝/外殼:49-UFBGA,WLCSP 供應商器件封裝:49-WLCSP 標準包裝:1
AD5767BCPZ-RL7 功能描述:16 CHANNEL 12 BIT BIPOLAR DAC 制造商:analog devices inc. 系列:- 包裝:剪切帶(CT) 零件狀態(tài):在售 位數(shù):12 數(shù)模轉換器數(shù):16 建立時間:12μs 輸出類型:Voltage - Unbuffered 差分輸出:無 數(shù)據(jù)接口:SPI,DSP 參考類型:外部 電壓 - 電源,模擬:2.97 V ~ 16 V 電壓 - 電源,數(shù)字:- INL/DNL(LSB):±1,±1 架構:電阻串 DAC 工作溫度:-40°C ~ 105°C 封裝/外殼:40-WFQFN 裸露焊盤,CSP 供應商器件封裝:40-LFCSP(6x6) 標準包裝:1
AD578 制造商:AD 制造商全稱:Analog Devices 功能描述:VERY FAST, COMPLETE 10- OR 12-BIT A/D CONVERTERS