參數(shù)資料
型號: 82451NX
廠商: INTEL CORP
元件分類: 存儲控制器/管理單元
英文描述: Intel 450NX PCIset
中文描述: DRAM CONTROLLER, PBGA540
封裝: BGA-540
文件頁數(shù): 110/248頁
文件大?。?/td> 2154K
代理商: 82451NX
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁當(dāng)前第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁
9-2
Intel 450NX PCIset
9. Data Integrity & Error Handling
MEL
and
MEA
registers. For bus errors, the error type, syndrome and chunk are logged. The
first two system bus errors (single-bit or multi-bit) will be logged in the
HEL
registers.
All ECC error logging registers are sticky through reset, allowing software to determine the
source of an error after restoring the system to functioning mode. The logging registers hold
their values until explicitly cleared by software.
Error Signaling Mechanism
Single-bit correctable errors are not critical from the point-of-view of presenting the correct
value of data to the system. The DRAM (if the cause of error is a DRAM array) will still
contain faulty data which will cause the repetition of error detection and recovery for the
subsequent accesses to the same location.
Multi-bit uncorrectable errors are fatal system errors and will cause the MIOC to assert the
BERR#
signal if enabled in the
ERRCMD
register. The uncorrected data is forwarded to its
destination. For the first two multi-bit uncorrectable errors, the MIOC will log in the
MEA
register the row number where the error occurred. This information can be used later to point
to a faulty DRAM DIMM.
The
MEA
/
MEL
registers log only the first two errors. After the first two errors have been
logged, the
MEA
/
MEL
registers will not be updated. However, normal error detection still
continues, the
ERR[1:0]#
and
BERR#
signals are still asserted as appropriate, and scrubbing
of the memory still continues.
9.1.4
Memory Scrubbing
The Intel 450NX PCIset provides a “scrub-on-error” (demand scrubbing) mechanism, wherein
corrected data for single-bit errors will be automatically written back into the memory
subsystem by the MIOC. Note that this is not the same as “walk-through” scrubbing, in
which every memory location is systematically accessed, checked and corrected on a regular
basis. The scrub-on-error mechanism will scrub only those locations accessed during normal
operation and thus complements the software controlled “walk-through” scrubbing.
9.1.5
Debug/Diagnostic Support
The MIOC supports in-system testing of ECC functions. An ECC Mask Register (
ECCMSK
)
can be programmed with a masking function. Subsequent writes into memory will store a
masked version of the computed ECC. Subsequent reads of the memory locations written
while masked will return an invalid ECC code. If the mask register is left at 0h (the default),
the normal computed ECC is written to memory.
9.2
System Bus Integrity
A variety of system bus error detection features are provided by the MIOC. Particularly, the
system data bus is checked for ECC errors on Host-DRAM and Host-PCI writes.
相關(guān)PDF資料
PDF描述
82452NX Intel 450NX PCIset
82453NX Intel 450NX PCIset
82454NX Intel 450NX PCIset
824 2 X 2 4-Pole Filters
82503 DUAL SERIAL TRANSCEIVER (DST)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
82452 82 制造商:Honeywell Sensing and Control 功能描述:Meter, Hour, Retainer, Rectangular Bezel, 10-80 VDC, 1/4 in Blade Terminals 制造商:Honeywell Sensing and Control / Hobbs 功能描述:Meter, Hour, Retainer, Rectangular Bezel, 10-80 VDC, 1/4 in Blade Terminals
824520101 功能描述:TVS DIODE 10VWM 17VC DO214AA 制造商:wurth electronics inc 系列:WE-TVSP 包裝:剪切帶(CT) 零件狀態(tài):有效 類型:齊納 單向通道:1 雙向通道:- 電壓 - 反向關(guān)態(tài)(典型值):10V(最大) 電壓 - 擊穿(最小值):11.7V(標(biāo)準(zhǔn)) 電壓 - 箝位(最大值)@ Ipp:17V 電流 - 峰值脈沖(10/1000μs):35.3A 功率 - 峰值脈沖:600W 電源線路保護(hù):無 應(yīng)用:通用 不同頻率時的電容:- 工作溫度:-65°C ~ 150°C(TJ) 安裝類型:表面貼裝 封裝/外殼:DO-214AA,SMB 供應(yīng)商器件封裝:DO-214AA 標(biāo)準(zhǔn)包裝:1
824520102 功能描述:TVS DIODE 100VWM 162VC DO214AA 制造商:wurth electronics inc 系列:WE-TVSP 包裝:剪切帶(CT) 零件狀態(tài):有效 類型:齊納 單向通道:1 雙向通道:- 電壓 - 反向關(guān)態(tài)(典型值):100V(最大) 電壓 - 擊穿(最小值):117V(標(biāo)準(zhǔn)) 電壓 - 箝位(最大值)@ Ipp:162V 電流 - 峰值脈沖(10/1000μs):3.7A 功率 - 峰值脈沖:600W 電源線路保護(hù):無 應(yīng)用:通用 不同頻率時的電容:- 工作溫度:-65°C ~ 150°C(TJ) 安裝類型:表面貼裝 封裝/外殼:DO-214AA,SMB 供應(yīng)商器件封裝:DO-214AA 標(biāo)準(zhǔn)包裝:1
824520111 功能描述:TVS DIODE 11VWM 18.2VC DO214AA 制造商:wurth electronics inc 系列:WE-TVSP 包裝:剪切帶(CT) 零件狀態(tài):有效 類型:齊納 單向通道:1 雙向通道:- 電壓 - 反向關(guān)態(tài)(典型值):11V(最大) 電壓 - 擊穿(最小值):12.85V(標(biāo)準(zhǔn)) 電壓 - 箝位(最大值)@ Ipp:18.2V 電流 - 峰值脈沖(10/1000μs):33A 功率 - 峰值脈沖:600W 電源線路保護(hù):無 應(yīng)用:通用 不同頻率時的電容:- 工作溫度:-65°C ~ 150°C(TJ) 安裝類型:表面貼裝 封裝/外殼:DO-214AA,SMB 供應(yīng)商器件封裝:DO-214AA 標(biāo)準(zhǔn)包裝:1
824520121 功能描述:TVS DIODE 12VWM 19.9VC DO214AA 制造商:wurth electronics inc 系列:WE-TVSP 包裝:剪切帶(CT) 零件狀態(tài):有效 類型:齊納 單向通道:1 雙向通道:- 電壓 - 反向關(guān)態(tài)(典型值):12V(最大) 電壓 - 擊穿(最小值):14V(標(biāo)準(zhǔn)) 電壓 - 箝位(最大值)@ Ipp:19.9V 電流 - 峰值脈沖(10/1000μs):30.2A 功率 - 峰值脈沖:600W 電源線路保護(hù):無 應(yīng)用:通用 不同頻率時的電容:- 工作溫度:-65°C ~ 150°C(TJ) 安裝類型:表面貼裝 封裝/外殼:DO-214AA,SMB 供應(yīng)商器件封裝:DO-214AA 標(biāo)準(zhǔn)包裝:1