參數(shù)資料
型號: 74AHCT273PW,112
廠商: NXP Semiconductors
文件頁數(shù): 3/13頁
文件大小: 0K
描述: IC OCT D FF POS-EDG TRIG 20TSSOP
產品培訓模塊: Logic Packages
標準包裝: 75
系列: 74AHCT
功能: 主復位
類型: D 型總線
輸出類型: 非反相
元件數(shù): 1
每個元件的位元數(shù): 8
頻率 - 時鐘: 50MHz
延遲時間 - 傳輸: 5.8ns
觸發(fā)器類型: 正邊沿
輸出電流高,低: 8mA,8mA
電源電壓: 4.5 V ~ 5.5 V
工作溫度: -40°C ~ 125°C
安裝類型: 表面貼裝
封裝/外殼: 20-TSSOP(0.173",4.40mm 寬)
包裝: 管件
其它名稱: 74AHCT273PW
74AHCT273PW-ND
935263591112
74AHC_AHCT273_3
NXP B.V. 2008. All rights reserved.
Product data sheet
Rev. 03 — 13 May 2008
11 of 18
NXP Semiconductors
74AHC273; 74AHCT273
Octal D-type ip-op with reset; positive-edge trigger
Measurement points are given in Table 8.
The shaded areas indicate when the input is permitted to change for predictable output performance.
VOL and VOH are typical voltage output levels that occur with the output load.
Fig 9.
Data set-up and hold times
mna202
GND
th
tsu
VM
VI
VOH
VOL
VI
Qn output
CP input
Dn input
Table 8.
Measurement points
Type
Input
Output
VM
74AHC273
0.5
× VCC
0.5
× VCC
74AHCT273
1.5 V
0.5
× VCC
相關PDF資料
PDF描述
74AHCT273PW,118 IC OCT D FF POS-EDG TRIG 20TSSOP
TXR40AB90-2407AI ADPTR TINEL LOCK ANG SHELL 25, J
203M212-19B05 ADPTR TINEL LOCK STR SHELL 7, 12
203M010-19B08 ADPTR TINEL LOCK STR SHELL 10
208M710-19B07 ADPTR TINEL LOCK STR SHELL 11, B
相關代理商/技術參數(shù)
參數(shù)描述
74AHCT273PW-Q100J 制造商:NXP Semiconductors 功能描述:Flip Flop D-Type Bus Interface Pos-Edge 1-Element 20-Pin TSSOP T/R 制造商:NXP Semiconductors 功能描述:74AHCT273PW-Q100/TSSOP20/REEL1 - Tape and Reel 制造商:NXP Semiconductors 功能描述:IC FLIP-FLOP OCTAL D 20TSSOP
74AHCT273PW-T 功能描述:觸發(fā)器 OCT D F/FW/RESET POS EDGE TR RoHS:否 制造商:Texas Instruments 電路數(shù)量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel
74AHCT2G 制造商:PHILIPS 制造商全稱:NXP Semiconductors 功能描述:Dual 2-input OR gate
74AHCT2G00 制造商:PHILIPS 制造商全稱:NXP Semiconductors 功能描述:Dual 2-input NAND gate
74AHCT2G00DC 制造商:PHILIPS 制造商全稱:NXP Semiconductors 功能描述:Dual 2-input NAND gate