List of Figures
MC68HC(7)08KH12
—
Rev. 1.0
Advance Information
MOTOROLA
List of Figures
19
Figure
Title
Page
9-20
USB Embedded Device Endpoint 0 Data Register
(UE0D0-UE0D7) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .148
10-1
10-2
10-3
10-4
10-5
Monitor Mode Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .151
Monitor Data Format. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .154
Sample Monitor Waveforms . . . . . . . . . . . . . . . . . . . . . . . . . .154
Read Transaction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .154
Break Transaction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .155
11-1
11-2
11-3
11-4
11-5
11-6
11-7
11-8
TIM Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .163
PWM Period and Pulse Width . . . . . . . . . . . . . . . . . . . . . . . .168
TIM Status and Control Register (TSC) . . . . . . . . . . . . . . . . .174
TIM Counter Registers (TCNTH:TCNTL) . . . . . . . . . . . . . . . .176
TIM Counter Modulo Registers (TMODH:TMODL). . . . . . . . .177
TIM Channel Status and Control Registers (TSC0:TSC1) . . .178
CHxMAX Latency . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .181
TIM Channel Registers (TCH0H/L:TCH1H/L). . . . . . . . . . . . .182
12-1
12-2
12-3
12-4
12-5
12-6
12-7
12-8
12-9
12-10 Port D Data Register (PTD) . . . . . . . . . . . . . . . . . . . . . . . . . .193
12-11 Data Direction Register D (DDRD). . . . . . . . . . . . . . . . . . . . .194
12-12 Port D I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .194
12-13 Port E Data Register (PTE) . . . . . . . . . . . . . . . . . . . . . . . . . .195
12-14 Data Direction Register E (DDRE) . . . . . . . . . . . . . . . . . . . . .197
12-15 Port E I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .197
12-16 Optical Interface Enable Register E (EOIER). . . . . . . . . . . . .198
12-17 Optical Interface Voltage References. . . . . . . . . . . . . . . . . . .200
12-18 Port E Optical Coupling Interface . . . . . . . . . . . . . . . . . . . . . .201
12-19 Port F Data Register (PTF). . . . . . . . . . . . . . . . . . . . . . . . . . .202
Port A Data Register (PTA) . . . . . . . . . . . . . . . . . . . . . . . . . .186
Data Direction Register A (DDRA) . . . . . . . . . . . . . . . . . . . . .187
Port A I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .187
Port B Data Register (PTB) . . . . . . . . . . . . . . . . . . . . . . . . . .188
Data Direction Register B (DDRB) . . . . . . . . . . . . . . . . . . . . .189
Port B I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .189
Port C Data Register (PTC) . . . . . . . . . . . . . . . . . . . . . . . . . .190
Data Direction Register C (DDRC). . . . . . . . . . . . . . . . . . . . .191
Port C I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .192