參數(shù)資料
型號(hào): 20-668-0024
廠商: Rabbit Semiconductor
文件頁數(shù): 107/358頁
文件大小: 0K
描述: IC CPU RABBIT4000 128-LQFP
標(biāo)準(zhǔn)包裝: 90
系列: Rabbit 4000
處理器類型: Rabbit 4000 8-位
速度: 60MHz
電壓: 2.5V,2.7V,3V,3.3V
安裝類型: 表面貼裝
封裝/外殼: 128-LQFP
供應(yīng)商設(shè)備封裝: 128-LQFP(14x14)
包裝: 托盤
其它名稱: 20-668-0022
316-1078
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁當(dāng)前第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁
185
19.3.6 DMA with Peripherals
When the DMA is directed towards an internal I/O address, the DMA transfer request
signals will be connected as appropriate for that peripheral. For example, when a DMA
transfer is performed to Serial Port D’s data register, the transfer request will be enabled
whenever the serial port transmit buffer is empty, and will be disabled whenever it is not.
19.3.6.1 DMA with HDLC Serial Ports
The HDLC serial ports receive special handing by the DMA. When the DMA destination
is Serial Port E’s or Serial Port F’s data register (SxDR), the final byte of the transfer will
be written to the appropriate last data register (SxLDR) as required to complete an HDLC
packet and append the CRC value. In addition, the value in the appropriate status register
(SxSR) will be written to the status byte in the buffer descriptor pointed to by the initial
address registers (not necessarily the buffer descriptor that is currently being used). These
features allow an application to automatically send and receive packets via DMA, only
requiring direct handling of a packet when an error occurs.
19.3.6.2 DMA with Ethernet
The Ethernet network peripheral also receives special handing by the DMA. When the
DMA destination is the network data register (NADR), the final byte of the transfer will
be written to the last data register (NALDR) as required to complete an Ethernet packet
and append the CRC value. In addition, the value in the network status register (NASR)
will be written to the status byte in the buffer descriptor pointed to by the initial address
registers (not necessarily the buffer descriptor that is currently being used). These features
allow the processor to only handle interrupts when an error occurs.
19.3.6.3 DMA with PWM and Timer C
The PWM and Timer C peripherals have special support for DMA; the block access and
pointer registers in each of these peripherals provide a means for the DMA to update the
settings of these peripherals at some desired rate. This allows complex PWM waveforms
to be generated by using the DMA timed request to update the PWM duty cycles at regular
intervals.
19.3.7 DMA Bug Workarounds (Appendix B.2)
19.3.7.1 DMA/HDLC/Ethernet Interaction
A specific bug can manifest itself when the following conditions are present.
The HDLC or Ethernet peripherals are being fed bytes for transmit via DMA.
The current DMA buffer has been marked with “special treatment for last byte.”
The buffer has not been marked as “final buffer.”
The DMA fills the transmit FIFO with the next-to-last byte of the buffer and then either switches to
another channel or releases the bus.
The DMA then returns to the channel before the transmitter has had a chance to transmit a single
byte, freeing space in the transmit FIFO.
相關(guān)PDF資料
PDF描述
5AGXMB3G6F31C6NES IC ARRIA V FPGA 362K 896FBGA
5CGXFC7D7F31C8NES IC CYCLONE V FPGA 150K 896-FBGA
668-0003-C IC CPU RABBIT2000 30MHZ 100PQFP
668-0011 IC MPU RABIT3000A 55.5MHZ128LQFP
6PAIC3106IRGZRQ1 IC AUDIO CODEC STEREO 48-QFN
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
20-668-0030 功能描述:接口-I/O擴(kuò)展器 RIO CHIP BULK PACKS STARTING 132PCS RoHS:否 制造商:NXP Semiconductors 邏輯系列: 輸入/輸出端數(shù)量: 最大工作頻率:100 kHz 工作電源電壓:1.65 V to 5.5 V 工作溫度范圍:- 40 C to + 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:HVQFN-16 封裝:Reel
206681-000 制造商:Elo Touch Solutions Inc 功能描述:"1/16"" X 3/16"" X 150 FT. SEALING FOAM IT CLOS - Bulk 制造商:TE Connectivity 功能描述:
206683 制造商: 功能描述:
206684 制造商: 功能描述:
20668HK 制造商:APEX TOOL GROUP 功能描述:SPRING BALANCER, 120 LB 制造商:APEX TOOL GROUP 功能描述:SPRING BALANCER, 120 LB, H.K. Porter