<style id="gvd91"><tbody id="gvd91"></tbody></style>
  • <bdo id="gvd91"><tbody id="gvd91"><small id="gvd91"></small></tbody></bdo>

    <span id="gvd91"><meter id="gvd91"><th id="gvd91"></th></meter></span>
    參數(shù)資料
    型號: XCV100E-8BG352C
    廠商: Xilinx Inc
    文件頁數(shù): 201/233頁
    文件大?。?/td> 0K
    描述: IC FPGA 1.8V C-TEMP 352-MBGA
    產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
    標(biāo)準(zhǔn)包裝: 24
    系列: Virtex®-E
    LAB/CLB數(shù): 600
    邏輯元件/單元數(shù): 2700
    RAM 位總計: 81920
    輸入/輸出數(shù): 196
    門數(shù): 128236
    電源電壓: 1.71 V ~ 1.89 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 85°C
    封裝/外殼: 352-LBGA,金屬
    供應(yīng)商設(shè)備封裝: 352-MBGA(35x35)
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁當(dāng)前第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁
    2000-2014 Xilinx, Inc. All rights reserved. All Xilinx trademarks, registered trademarks, patents, and disclaimers are as listed at http://www.xilinx.com/legal.htm.
    All other trademarks and registered trademarks are the property of their respective owners. All specifications are subject to change without notice.
    DS022-2 (v3.0) March 21, 2014
    Module 2 of 4
    Production Product Specification
    1
    — OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
    Architectural Description
    Virtex-E Array
    The Virtex-E user-programmable gate array, shown in
    Figure 1, comprises two major configurable elements: con-
    figurable logic blocks (CLBs) and input/output blocks (IOBs).
    CLBs provide the functional elements for constructing
    logic
    IOBs provide the interface between the package pins
    and the CLBs
    CLBs interconnect through a general routing matrix (GRM).
    The GRM comprises an array of routing switches located at
    the intersections of horizontal and vertical routing channels.
    Each CLB nests into a VersaBlock that also provides local
    routing resources to connect the CLB to the GRM.
    The VersaRing I/O interface provides additional routing
    resources around the periphery of the device. This routing
    improves I/O routability and facilitates pin locking.
    The Virtex-E architecture also includes the following circuits
    that connect to the GRM.
    Dedicated block memories of 4096 bits each
    Clock DLLs for clock-distribution delay compensation
    and clock domain control
    3-State buffers (BUFTs) associated with each CLB that
    drive dedicated segmentable horizontal routing
    resources
    Values stored in static memory cells control the configurable
    logic elements and interconnect resources. These values
    load into the memory cells on power-up, and can reload if
    necessary to change the function of the device.
    Input/Output Block
    The Virtex-E IOB, Figure 2, features SelectI/O+ inputs and
    outputs that support a wide variety of I/O signalling stan-
    dards, see Table 1.
    The three IOB storage elements function either as
    edge-triggered D-type flip-flops or as level-sensitive latches.
    Each IOB has a clock signal (CLK) shared by the three
    flip-flops and independent clock enable signals for each
    flip-flop.
    0
    Virtex-E 1.8 V
    Field Programmable Gate Arrays
    DS022-2 (v3.0) March 21, 2014
    00
    Production Product Specification
    R
    Figure 1: Virtex-E Architecture Overview
    DLLDLL
    IOBs
    VersaRing
    ds022_01_121099
    CLBs
    BRAMs
    CLBs
    BRAMs
    CLBs
    DLLDLL
    Figure 2: Virtex-E Input/Output Block (IOB)
    OBUFT
    IBUF
    Vref
    ds022_02_091300
    SR
    CLK
    ICE
    OCE
    O
    I
    IQ
    T
    TCE
    D
    CE
    Q
    SR
    D
    CE
    Q
    SR
    D
    CE
    Q
    SR
    PAD
    Programmable
    Delay
    Weak
    Keeper
    相關(guān)PDF資料
    PDF描述
    ASC43DRYI-S734 CONN EDGECARD 86POS DIP .100 SLD
    XA6SLX75-3FGG484Q IC FPGA SPARTAN 6 484FGGBGA
    RSC36DTEI CONN EDGECARD 72POS .100 EYELET
    XC4VLX15-10FF668I IC FPGA VIRTEX-4LX 668FFBGA
    RSC31DTEF CONN EDGECARD 62POS .100 EYELET
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    XCV100E-8BG352I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Field Programmable Gate Arrays
    XCV100E-8CS144C 功能描述:IC FPGA 1.8V C-TEMP 144-CSBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計:4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
    XCV100E-8CS144I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Field Programmable Gate Arrays
    XCV100E-8FG240C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays
    XCV100E-8FG240I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Field Programmable Gate Arrays