參數(shù)資料
型號: XC2V6000-4BF957I
廠商: Xilinx Inc
文件頁數(shù): 274/318頁
文件大小: 0K
描述: IC FPGA VIRTEX-II 957FCBGA
產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
標準包裝: 21
系列: Virtex®-II
LAB/CLB數(shù): 8448
RAM 位總計: 2654208
輸入/輸出數(shù): 684
門數(shù): 6000000
電源電壓: 1.425 V ~ 1.575 V
安裝類型: 表面貼裝
工作溫度: -40°C ~ 100°C
封裝/外殼: 957-BBGA,F(xiàn)CBGA
供應(yīng)商設(shè)備封裝: 957-FCBGA(40x40)
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁當前第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁
Virtex-II Platform FPGAs: DC and Switching Characteristics
R
DS031-3 (v3.5) November 5, 2007
Module 3 of 4
Product Specification
11
IOB Input Switching Characteristics Standard Adjustments
Table 15 gives all standard-specific data input delay adjustments.
Table 15: IOB Input Switching Characteristics Standard Adjustments
Description
IOSTANDARD
Attribute
Timing
Parameter
Speed Grade
Units
-6
-5
-4
LVTTL (Low-Voltage Transistor-Transistor Logic)
LVTTL
TILVTTL
0.00
ns
LVCMOS (Low-Voltage CMOS ), 3.3V
LVCMOS33
TILVCMOS33
0.00
ns
LVCMOS, 2.5V
LVCMOS25
TILVCMOS25
0.11
0.12
ns
LVCMOS, 1.8V
LVCMOS18
TILVCMOS18
0.42
0.43
0.49
ns
LVCMOS, 1.5V
LVCMOS15
TILVCMOS15
0.98
1.00
1.15
ns
LVDS (Low-Voltage Differential Signaling), 2.5V
LVDS_25
TILVDS_25
0.60
0.69
ns
LVDS, 3.3V
LVDS_33
TILVDS_33
0.60
0.69
ns
LVDSEXT (Extended Mode), 2.5V
LVDSEXT_25
TILVDSEXT_25
0.68
0.69
0.79
ns
LVDSEXT, 3.3V
LVDSEXT_33
TILVDSEXT_33
0.56
0.65
ns
ULVDS (Ultra LVDS), 2.5V
ULVDS_25
TIULVDS_25
0.48
0.49
0.56
ns
BLVDS (Bus LVDS), 2.5V
BLVDS_25
TIBLVDS_25
0.68
0.69
0.79
ns
LDT (HyperTransport), 2.5V
LDT_25
TILDT_25
0.48
0.49
0.56
ns
LVPECL (Low-Voltage Positive Electron-Coupled Logic), 3.3V
LVPECL_33
TILVPECL_33
0.60
0.69
ns
PCI (Peripheral Component Interface), 33 MHz, 3.3V
PCI33_3
TIPCI33_3
0.00
ns
PCI, 66 MHz, 3.3V
PCI66_3
TIPCI66_3
0.00
ns
PCI-X, 133 MHz, 3.3V
PCIX
TIPCIX
0.00
ns
GTL (Gunning Transceiver Logic)
GTL
TIGTL
0.42
0.48
ns
GTL Plus
GTLP
TIGTLP
0.42
0.48
ns
HSTL (High-Speed Transceiver Logic), Class I
HSTL_I
TIHSTL_I
0.42
0.48
ns
HSTL, Class II
HSTL_II
TIHSTL_II
0.42
0.48
ns
HSTL, Class III
HSTL_III
TIHSTL_III
0.42
0.48
ns
HSTL, Class IV
HSTL_IV
TIHSTL_IV
0.42
0.48
ns
HSTL, Class I, 1.8V
HSTL_I_18
TIHSTL_I_18
0.42
0.48
ns
HSTL, Class II, 1.8V
HSTL_II_18
TIHSTL_II_18
0.42
0.48
ns
HSTL, Class III, 1.8V
HSTL_III_18
TIHSTL_III_18
0.42
0.48
ns
HSTL, Class IV, 1.8V
HSTL_IV_18
TIHSTL_IV_18
0.42
0.48
ns
SSTL (Stub Series Terminated Logic), Class I, 1.8V
SSTL18_I
TISSTL18_I
0.42
0.48
ns
SSTL, Class II, 1.8V
SSTL18_II
TISSTL18_II
0.42
0.48
ns
SSTL, Class I, 2.5V
SSTL2_I
TISSTL2_I
0.42
0.48
ns
SSTL, Class II, 2.5V
SSTL2_II
TISSTL2_II
0.42
0.48
ns
SSTL, Class I, 3.3V
SSTL3_I
TISSTL3_I
0.35
0.40
ns
SSTL, Class II, 3.3V
SSTL3_ II
TISSTL3_II
0.35
0.40
ns
AGP-2X/AGP (Accelerated Graphics Port)
AGP
TIAGP
0.35
0.40
ns
LVDCI (Low-Voltage Digitally Controlled Impedance), 3.3V
LVDCI_33
TILVDCI_33
0.00
ns
LVDCI, 2.5V
LVDCI_25
TILVDCI_25
0.11
0.12
ns
LVDCI, 1.8V
LVDCI_18
TILVDCI_18
0.42
0.43
0.49
ns
LVDCI, 1.5V
LVDCI_15
TILVDCI_15
0.98
1.00
1.14
ns
相關(guān)PDF資料
PDF描述
XC2V6000-4FF1517I IC FPGA VIRTEX-II 1517FCBGA
XC2V6000-5FFG1517C IC FPGA VIRTEX-II 6M 1517-FBGA
IDT71V256SA15YGI IC SRAM 256KBIT 15NS 28SOJ
IDT71V256SA12YGI IC SRAM 256KBIT 12NS 28SOJ
XC5VLX155T-3FFG1136C IC FPGA VIRTEX-5LX 155K 1136FBGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XC2V6000-4BFG957I 功能描述:IC FPGA VIRTEX-II 957FCBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-II 產(chǎn)品變化通告:XC4000(E,L) Discontinuation 01/April/2002 標準包裝:24 系列:XC4000E/X LAB/CLB數(shù):100 邏輯元件/單元數(shù):238 RAM 位總計:3200 輸入/輸出數(shù):80 門數(shù):3000 電源電壓:4.5 V ~ 5.5 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:120-BCBGA 供應(yīng)商設(shè)備封裝:120-CPGA(34.55x34.55)
XC2V6000-4CS144C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-II Platform FPGAs: Complete Data Sheet
XC2V6000-4CS144I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-II Platform FPGAs: Complete Data Sheet
XC2V6000-4FF1152C0921 制造商:Xilinx 功能描述:
XC2V6000-4FF1152CES 制造商:Xilinx 功能描述: