參數(shù)資料
型號(hào): XC2V500-5FG256I
廠商: Xilinx Inc
文件頁(yè)數(shù): 279/318頁(yè)
文件大小: 0K
描述: IC FPGA VIRTEX-II 256FGBGA
產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
標(biāo)準(zhǔn)包裝: 90
系列: Virtex®-II
LAB/CLB數(shù): 768
RAM 位總計(jì): 589824
輸入/輸出數(shù): 172
門數(shù): 500000
電源電壓: 1.425 V ~ 1.575 V
安裝類型: 表面貼裝
工作溫度: -40°C ~ 100°C
封裝/外殼: 256-BGA
供應(yīng)商設(shè)備封裝: 256-FBGA(17x17)
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)第276頁(yè)第277頁(yè)第278頁(yè)當(dāng)前第279頁(yè)第280頁(yè)第281頁(yè)第282頁(yè)第283頁(yè)第284頁(yè)第285頁(yè)第286頁(yè)第287頁(yè)第288頁(yè)第289頁(yè)第290頁(yè)第291頁(yè)第292頁(yè)第293頁(yè)第294頁(yè)第295頁(yè)第296頁(yè)第297頁(yè)第298頁(yè)第299頁(yè)第300頁(yè)第301頁(yè)第302頁(yè)第303頁(yè)第304頁(yè)第305頁(yè)第306頁(yè)第307頁(yè)第308頁(yè)第309頁(yè)第310頁(yè)第311頁(yè)第312頁(yè)第313頁(yè)第314頁(yè)第315頁(yè)第316頁(yè)第317頁(yè)第318頁(yè)
Virtex-II Platform FPGAs: DC and Switching Characteristics
R
DS031-3 (v3.5) November 5, 2007
Module 3 of 4
Product Specification
15
LVCMOS, 2.5V, Fast, 16 mA
LVCMOS25_F16
TOLVCMOS25_F16
–0.18
–0.19
–0.21
ns
LVCMOS, 2.5V, Fast, 24 mA
LVCMOS25_F24
TOLVCMOS25_F24
–0.35
–0.36
–0.40
ns
LVCMOS, 1.8V, Slow, 2 mA
LVCMOS18_S2
TOLVCMOS18_S2
15.62
16.10
17.71
ns
LVCMOS, 1.8V, Slow, 4 mA
LVCMOS18_S4
TOLVCMOS18_S4
10.20
10.51
11.57
ns
LVCMOS, 1.8V, Slow, 6 mA
LVCMOS18_S6
TOLVCMOS18_S6
7.52
7.75
8.53
ns
LVCMOS, 1.8V, Slow, 8 mA
LVCMOS18_S8
TOLVCMOS18_S8
6.87
7.08
7.78
ns
LVCMOS, 1.8V, Slow, 12 mA
LVCMOS18_S12
TOLVCMOS18_S12
5.54
5.71
6.28
ns
LVCMOS, 1.8V, Slow, 16 mA
LVCMOS18_S16
TOLVCMOS18_S16
5.31
5.47
6.02
ns
LVCMOS, 1.8V, Fast, 2 mA
LVCMOS18_F2
TOLVCMOS18_F2
5.55
5.72
6.30
ns
LVCMOS, 1.8V, Fast, 4 mA
LVCMOS18_F4
TOLVCMOS18_F4
1.89
1.95
2.15
ns
LVCMOS, 1.8V, Fast, 6 mA
LVCMOS18_F6
TOLVCMOS18_F6
0.83
0.85
0.94
ns
LVCMOS, 1.8V, Fast, 8 mA
LVCMOS18_F8
TOLVCMOS18_F8
0.70
0.72
0.80
ns
LVCMOS, 1.8V, Fast, 12 mA
LVCMOS18_F12
TOLVCMOS18_F12
0.26
0.27
0.30
ns
LVCMOS, 1.8V, Fast, 16 mA
LVCMOS18_F16
TOLVCMOS18_F16
0.23
0.26
ns
LVCMOS, 1.5V, Slow, 2 mA
LVCMOS15_S2
TOLVCMOS15_S2
18.96
19.55
21.50
ns
LVCMOS, 1.5V, Slow, 4 mA
LVCMOS15_S4
TOLVCMOS15_S4
12.77
13.17
14.48
ns
LVCMOS, 1.5V, Slow, 6 mA
LVCMOS15_S6
TOLVCMOS15_S6
12.05
12.42
13.66
ns
LVCMOS, 1.5V, Slow, 8 mA
LVCMOS15_S8
TOLVCMOS15_S8
9.75
10.06
11.06
ns
LVCMOS, 1.5V, Slow, 12 mA
LVCMOS15_S12
TOLVCMOS15_S12
9.04
9.32
10.25
ns
LVCMOS, 1.5V, Slow, 16 mA
LVCMOS15_S16
TOLVCMOS15_S16
8.21
8.46
9.31
ns
LVCMOS, 1.5V, Fast, 2 mA
LVCMOS15_F2
TOLVCMOS15_F2
5.09
5.25
5.78
ns
LVCMOS, 1.5V, Fast, 4 mA
LVCMOS15_F4
TOLVCMOS15_F4
2.01
2.07
2.27
ns
LVCMOS, 1.5V, Fast, 6 mA
LVCMOS15_F6
TOLVCMOS15_F6
1.46
1.51
1.66
ns
LVCMOS, 1.5V, Fast, 8 mA
LVCMOS15_F8
TOLVCMOS15_F8
0.93
0.96
1.05
ns
LVCMOS, 1.5V, Fast, 12 mA
LVCMOS15_F12
TOLVCMOS15_F12
0.74
0.77
0.84
ns
LVCMOS, 1.5V, Fast, 16 mA
LVCMOS15_F16
TOLVCMOS15_F16
0.67
0.69
0.75
ns
LVDS (Low-Voltage Differential Signaling), 2.5V
LVDS_25
TOLVDS_25
–0.31
–0.32
–0.36
ns
LVDS, 3.3V
LVDS_33
TOLVDS_33
–0.25
–0.26
–0.29
ns
LVDSEXT (LVDS Extended Mode), 2.5V
LVDSEXT_25
TOLVDSEXT_25
–0.18
–0.19
–0.21
ns
LVDSEXT, 3.3V
LVDSEXT_33
TOLVDSEXT_33
–0.17
–0.18
–0.19
ns
ULVDS (Ultra LVDS), 2.5V
ULVDS_25
TOULVDS_25
–0.20
–0.21
–0.23
ns
BLVDS (Bus LVDS), 2.5V
BLVDS_25
TOBLVDS_25
0.67
0.69
0.76
ns
LDT (HyperTransport), 2.5V
LDT_25
TOLDT_25
–0.20
–0.21
–0.23
ns
LVPECL (Low-Voltage Positive Electron-Coupled Logic), 3.3V
LVPECL_33
TOLVPECL_33
0.29
0.30
0.33
ns
PCI (Peripheral Component Interface), 33 MHz, 3.3V
PCI33_3
TOPCI33_3
1.15
1.19
1.31
ns
PCI, 66 MHz, 3.3V
PCI66_3
TOPCI66_3
–0.01
ns
PCI-X, 133 MHz, 3.3V
PCIX
TOPCIX
–0.01
ns
GTL (Gunning Transceiver Logic)
GTL
TOGTL
–0.31
–0.32
–0.36
ns
GTL Plus
GTLP
TOGTLP
–0.17
–0.18
–0.20
ns
HSTL (High-Speed Transceiver Logic), Class I
HSTL_I
TOHSTL_I
0.26
0.27
0.29
ns
HSTL, Class II
HSTL_II
TOHSTL_II
–0.15
–0.16
–0.17
ns
HSTL, Class III
HSTL_III
TOHSTL_III
–0.17
–0.19
ns
HSTL, Class IV
HSTL_IV
TOHSTL_IV
–0.40
–0.41
–0.45
ns
HSTL, Class I, 1.8V
HSTL_I_18
TOHSTL_I_18
0.03
0.04
ns
Table 17: IOB Output Switching Characteristics Standard Adjustments (Continued)
Description
IOSTANDARD
Attribute
Timing
Parameter
Speed Grade
Units
-6
-5
-4
相關(guān)PDF資料
PDF描述
HSC60DRYH CONN EDGECARD 120PS DIP .100 SLD
ACC60DREN-S734 CONN EDGECARD 120PS .100 EYELET
ABC60DREN-S734 CONN EDGECARD 120PS .100 EYELET
ACC60DREH-S734 CONN EDGECARD 120PS .100 EYELET
SST39LF400A-55-4C-B3KE-T IC FLASH MPF 4MBIT 55NS 48TFBGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XC2V500-5FG456C 制造商:Xilinx 功能描述:FPGA VIRTEX-II 500K GATES 6912 CELLS 750MHZ 0.15UM/0.12UM 1. - Trays
XC2V500-5FG456I 功能描述:IC FPGA VIRTEX-II 456FGBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Virtex®-II 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XC2V500-5FGG256C 功能描述:IC FPGA VIRTEX-II 500K 256-FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Virtex®-II 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XC2V500-5FGG256I 功能描述:IC FPGA VIRTEX-II 500K 256-FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Virtex®-II 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XC2V500-5FGG456C 功能描述:IC FPGA VIRTEX-II 500K 456-FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Virtex®-II 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5