<noscript id="enr1u"></noscript>
  • 參數(shù)資料
    型號(hào): TMS320C6203BGNY250
    英文描述: DSP|32-BIT|CMOS|BGA|384PIN|PLASTIC
    中文描述: 數(shù)字信號(hào)處理器| 32位|的CMOS | BGA封裝| 384PIN |塑料
    文件頁(yè)數(shù): 123/132頁(yè)
    文件大?。?/td> 1707K
    代理商: TMS320C6203BGNY250
    第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)當(dāng)前第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)
    SPRS145G
    JULY 2000
    REVISED FEBRUARY 2002
    123
    POST OFFICE BOX 1443
    HOUSTON, TEXAS 77251
    1443
    peripheral register description (continued)
    Table 19. LF240xA/LC240xA DSP Peripheral Register Description (Continued)
    ADDR
    BIT 15
    BIT 14
    BIT 13
    BIT 12
    BIT 11
    BIT 10
    BIT 9
    BIT 8
    REG
    BIT 7
    BIT 6
    BIT 5
    BIT 4
    BIT 3
    BIT 2
    BIT 1
    BIT 0
    GENERAL-PURPOSE (GP) TIMER CONFIGURATION CONTROL REGISTERS
    EVA
    07400h
    T2STAT
    T1STAT
    T2TOADC
    T1TOADC(1)
    GPTCONA
    T1TOADC(0)
    TCOMPOE
    T2PIN
    T1PIN
    07401h
    D15
    D14
    D13
    D12
    D11
    D10
    D9
    D8
    T1CNT
    D7
    D6
    D5
    D4
    D3
    D2
    D1
    D0
    07402h
    D15
    D14
    D13
    D12
    D11
    D10
    D9
    D8
    T1CMPR
    D7
    D6
    D5
    D4
    D3
    D2
    D1
    D0
    07403h
    D15
    D14
    D13
    D12
    D11
    D10
    D9
    D8
    T1PR
    D7
    D6
    D5
    D4
    D3
    D2
    D1
    D0
    07404h
    FREE
    SOFT
    TMODE1
    TMODE0
    TPS2
    TPS1
    TPS0
    T1CON
    TENABLE
    TCLKS1
    TCLKS0
    TCLD1
    TCLD0
    TECMPR
    07405h
    D15
    D14
    D13
    D12
    D11
    D10
    D9
    D8
    T2CNT
    D7
    D6
    D5
    D4
    D3
    D2
    D1
    D0
    07406h
    D15
    D14
    D13
    D12
    D11
    D10
    D9
    D8
    T2CMPR
    D7
    D6
    D5
    D4
    D3
    D2
    D1
    D0
    07407h
    D15
    D14
    D13
    D12
    D11
    D10
    D9
    D8
    T2PR
    D7
    D6
    D5
    D4
    D3
    D2
    D1
    D0
    07408h
    FREE
    SOFT
    TMODE1
    TMODE0
    TPS2
    TPS1
    TPS0
    T2CON
    T2SWT1
    TENABLE
    TCLKS1
    TCLKS0
    TCLD1
    TCLD0
    TECMPR
    SELT1PR
    07409h
    to
    07410h
    Illegal
    FULL AND SIMPLE COMPARE UNIT REGISTERS
    EVA
    07411h
    CENABLE
    CLD1
    CLD0
    SVENABLE
    ACTRLD1
    ACTRLD0
    FCOMPOE
    PDPINTA
    STATUS
    COMCONA
    07412h
    Illegal
    07413h
    SVRDIR
    D2
    D1
    D0
    CMP6ACT1
    CMP6ACT0
    CMP5ACT1
    CMP5ACT0
    ACTRA
    CMP4ACT1
    CMP4ACT0
    CMP3ACT1
    CMP3ACT0
    CMP2ACT1
    CMP2ACT0
    CMP1ACT1
    CMP1ACT0
    07414h
    Illegal
    07415h
    DBT3
    DBT2
    DBT1
    DBT0
    DBTCONA
    EDBT3
    EDBT2
    EDBT1
    DBTPS2
    DBTPS1
    DBTPS0
    07416h
    Illegal
    07417h
    D15
    D14
    D13
    D12
    D11
    D10
    D9
    D8
    CMPR1
    D7
    D6
    D5
    D4
    D3
    D2
    D1
    D0
    07418h
    D15
    D14
    D13
    D12
    D11
    D10
    D9
    D8
    CMPR2
    D7
    D6
    D5
    D4
    D3
    D2
    D1
    D0
    07419h
    D15
    D14
    D13
    D12
    D11
    D10
    D9
    D8
    CMPR3
    D7
    D6
    D5
    D4
    D3
    D2
    D1
    D0
    0741Ah
    to
    0741Fh
    Illegal
    Indicates change with respect to the F243/F241 C242 device register maps
    Indicates change with respect to the F243/F241, C242 device register maps.
    相關(guān)PDF資料
    PDF描述
    TMS320C6203BGNY300 DSP|32-BIT|CMOS|BGA|384PIN|PLASTIC
    TMS320C6203BGNYA250 DSP|32-BIT|CMOS|BGA|384PIN|PLASTIC
    TMS320C6203BGNYA300 DSP|32-BIT|CMOS|BGA|384PIN|PLASTIC
    TMS320C6203CGNY250 DSP|32-BIT|CMOS|BGA|384PIN|PLASTIC
    TMS320C6203CGNY300 DSP|32-BIT|CMOS|BGA|384PIN|PLASTIC
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    TMS320C6203BGNY300 功能描述:數(shù)字信號(hào)處理器和控制器 - DSP, DSC Fixed-Pt Dig Signal Proc RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時(shí)鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時(shí)器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風(fēng)格:SMD/SMT
    TMS320C6203BGNY30C 功能描述:數(shù)字信號(hào)處理器和控制器 - DSP, DSC Fixed-Pt Dig Signal Proc RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時(shí)鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時(shí)器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風(fēng)格:SMD/SMT
    TMS320C6203BGNY3E 制造商:TI 制造商全稱:Texas Instruments 功能描述:FIXED-POINT DIGITAL SIGNAL PROCESSOR
    TMS320C6203BGNYA250 制造商:未知廠家 制造商全稱:未知廠家 功能描述:DSP|32-BIT|CMOS|BGA|384PIN|PLASTIC
    TMS320C6203BGNYA300 制造商:未知廠家 制造商全稱:未知廠家 功能描述:DSP|32-BIT|CMOS|BGA|384PIN|PLASTIC