• <thead id="pp5og"><label id="pp5og"></label></thead>
      • 收藏本站
        • 您好,
          買賣IC網(wǎng)歡迎您。
        • 請登錄
        • 免費注冊
        • 我的買賣
        • 新采購0
        • VIP會員服務(wù)
        • [北京]010-87982920
        • [深圳]0755-82701186
        • 網(wǎng)站導(dǎo)航
        發(fā)布緊急采購
        • IC現(xiàn)貨
        • IC急購
        • 電子元器件
        VIP會員服務(wù)
        • 您現(xiàn)在的位置:買賣IC網(wǎng) > PDF目錄359304 > TMS320C1X (Texas Instruments, Inc.) DIGITAL SIGNAL PROCESSORS PDF資料下載
        參數(shù)資料
        型號: TMS320C1X
        廠商: Texas Instruments, Inc.
        元件分類: 數(shù)字信號處理
        英文描述: DIGITAL SIGNAL PROCESSORS
        中文描述: 數(shù)字信號處理器
        文件頁數(shù): 98/123頁
        文件大?。?/td> 1205K
        代理商: TMS320C1X
        第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁當(dāng)前第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁
        www.ti.com
        t
        d(IDLEXCOL)
        X1/X2
        or XCLKIN
        XCLKOUT
        HALT
        HALT
        Wake-up Latency
        Flushing Pipeline
        t
        d(WAKEHALT)
        (A)
        (B)
        (C)
        (D)
        Device
        Status
        (E)
        (G)
        (F)
        PLL Lock-up Time
        Normal
        Execution
        t
        w(WAKE-GPIO)
        t
        p
        GPIOn
        Oscillator Start-up Time
        TMS320F2808, TMS320F2806
        TMS320F2801, UCD9501
        Digital Signal Processors
        SPRS230F–OCTOBER 2003–REVISED SEPTEMBER 2005
        Table 6-18. HALT Mode Timing Requirements
        MIN
        NOM
        MAX
        UNIT
        cycles
        cycles
        t
        w(WAKE-GPIO)
        t
        w(WAKE-XRS)
        (1)
        See
        Table 6-11
        for an explanation of t
        oscst
        .
        Pulse duration, GPIO wake-up signal
        Pulse duration, XRS wakeup signal
        t
        oscst
        + 2t
        c(OSCCLK)(1)
        t
        oscst
        + 8t
        c(OSCCLK)
        Table 6-19. HALT Mode Switching Characteristics
        PARAMETER
        MIN
        TYP
        MAX
        UNIT
        cycles
        cycles
        t
        d(IDLE-XCOL)
        t
        p
        Delay time, IDLE instruction executed to XCLKOUT low
        PLL lock-up time
        Delay time, PLL lock to program execution resume
        Wake up from flash
        –
        Flash module in sleep state
        32t
        c(SCO)
        45t
        c(SCO)
        131072t
        c(OSCCLK)
        1125t
        c(SCO)
        cycles
        t
        d(WAKE-HALT)
        35t
        c(SCO)
        cycles
        Wake up from SARAM
        A.
        B.
        IDLE instruction is executed to put the device into HALT mode.
        The PLL block responds to the HALT signal. SYSCLKOUT is held for approximately 32 cycles before the oscillator is
        turned off and the CLKIN to the core is stopped. This 32-cycle delay enables the CPU pipe and any other pending
        operations to flush properly.
        Clocks to the peripherals are turned off and the PLL is shut down. If a quartz crystal or ceramic resonator is used as
        the clock source, the internal oscillator is shut down as well. The device is now in HALT mode and consumes
        absolute minimum power.
        When the GPIOn pin is driven low, the oscillator is turned on and the oscillator wake-up sequence is initiated. The
        GPIO pin should be driven high only after the oscillator has stabilized. This enables the provision of a clean clock
        signal during the PLL lock sequence. Since the falling edge of the GPIO pin asynchronously begins the wakeup
        procedure, care should be taken to maintain a low noise environment prior to entering and during HALT mode.
        When GPIOn is deactivated, it initiates the PLL lock sequence, which takes 131,072 OSCCLK (X1/X2 or X1 or
        XCLKIN) cycles.
        When CLKIN to the core is enabled, the device will respond to the interrupt (if enabled), after a latency. The HALT
        mode is now exited.
        Normal operation resumes.
        C.
        D.
        E.
        F.
        G.
        Figure 6-13. HALT Wake Up Using GPIOn
        98
        Electrical Specifications
        相關(guān)PDF資料
        PDF描述
        TMS320C6211JA120 FIXED-POINT DIGITAL SIGNAL PROCESSORS
        TMS320C6211JA150 FIXED-POINT DIGITAL SIGNAL PROCESSORS
        TMS320C6211JA167 FIXED-POINT DIGITAL SIGNAL PROCESSORS
        TMS320C6211N100 FIXED-POINT DIGITAL SIGNAL PROCESSORS
        TMS320C6211PQ167 FIXED-POINT DIGITAL SIGNAL PROCESSORS
        相關(guān)代理商/技術(shù)參數(shù)
        參數(shù)描述
        TMS320C2000 制造商:TI 制造商全稱:Texas Instruments 功能描述:Using the TMS320C2000 DMC to Build Control Systems
        TMS320C203 制造商:TI 制造商全稱:Texas Instruments 功能描述:DIGITAL SIGNAL PROCESSORS
        TMS320C203-57 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Digital Signal Processor
        TMS320C203-80 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Digital Signal Processor
        TMS320C203PZ 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC Digital Signal Proc RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風(fēng)格:SMD/SMT
        發(fā)布緊急采購,3分鐘左右您將得到回復(fù)。

        采購需求

        (若只采購一條型號,填寫一行即可)

        發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進(jìn)入我的后臺,查看報價

        發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進(jìn)入我的后臺,查看報價

        *型號 *數(shù)量 廠商 批號 封裝
        添加更多采購

        我的聯(lián)系方式

        *
        *
        *
        • VIP會員服務(wù) |
        • 廣告服務(wù) |
        • 付款方式 |
        • 聯(lián)系我們 |
        • 招聘銷售 |
        • 免責(zé)條款 |
        • 網(wǎng)站地圖

        感谢您访问我们的网站,您可能还对以下资源感兴趣:

        两性色午夜免费视频
        <small id="n7gu9"><small id="n7gu9"></small></small>
      • <ins id="n7gu9"><sup id="n7gu9"><wbr id="n7gu9"></wbr></sup></ins>
        <form id="n7gu9"><tt id="n7gu9"></tt></form>
        <nobr id="n7gu9"><fieldset id="n7gu9"></fieldset></nobr>