
ST7920
C2.0c
7/47
2001/10/18
PAD
腳功能描述
名稱
編號(hào)
型
態(tài)
連接介面
功
能
描
述
XRESET
11
輸入
―
系統(tǒng)重置輸入腳
(
LOW
動(dòng)作)
PSB
23
輸入
―
微處理器控制介面選擇
:
0:
串列控制模式
1: 8/4-
位元匯流排控制模式
RS(CS*)
17
輸入
微處理器
選擇暫存器(匯流排控制模式)
0:
指令暫存器
(
寫(xiě)入
)
Busy
旗標(biāo)、位址計(jì)數(shù)器(讀?。?/div>
1:
資料暫存器
(
寫(xiě)入或讀取
)
晶片選擇(串列控制模式)
1:
晶片致能
0:
晶片除能
讀寫(xiě)控制腳(匯流排控制模式)
0:
寫(xiě)入
1:
讀出
輸入串列資料(串列控制模式)
讀
/
寫(xiě)資料啟始腳(匯流排控制模式)
輸入串列時(shí)脈(串列控制模式)
高
4-
位元雙向資料匯流排,負(fù)責(zé)在
ST7920
及微
處理控制器之間做資料傳送與接收,
DB7
可以
當(dāng)作
busy
旗標(biāo)顯示,當(dāng)在串列模式中,本匯流
排不作用。
低
4-
位元雙向資料匯流排,負(fù)責(zé)在
ST7920
及微
處理控制器之間做資料傳送與接收,當(dāng)在
4-
位元控制模式串列模式中,本匯流排不作用。
時(shí)脈輸出,栓鎖到擴(kuò)充
Segment
驅(qū)動(dòng)器的串列
資料(
DOUT
)。
時(shí)脈輸出,同步控制串列資料(
DOUT
)的輸
出。
訊號(hào)輸出,提供外部擴(kuò)充
Segment
驅(qū)動(dòng)器的
LCD
波形
AC
反轉(zhuǎn)訊號(hào)。
RW(SID*)
18
輸入
微處理器
E(SCLK*)
19
輸入
微處理器
D4 to D7
28
31
輸入
/
輸出
微處理器
D0 to D3
24
27
輸入
/
輸出
微處理器
CL1
12
輸出
擴(kuò)充
Segment
驅(qū)動(dòng)器
CL2
13
輸出
擴(kuò)充
Segment
驅(qū)動(dòng)器
M
15
輸出
擴(kuò)充
Segment
驅(qū)動(dòng)器
DOUT
COM1 to
COM33
SEG1 to
SEG64
16
輸出
擴(kuò)充
Segment
驅(qū)動(dòng)器
提供外部擴(kuò)充
Segment
驅(qū)動(dòng)器的串列資料腳。
40
72
輸出
LCD
Common
訊號(hào)輸出。
136
73
輸出
LCD
Segment
訊號(hào)輸出。
V0 to V4
1
3
7,8
10,14
9,20
―
―
LCD
電源偏壓供應(yīng)
V
0
- V4
≦
7 V
V
DD
: 2.7V
到
5.5V
VSS: 0V
當(dāng)要使用內(nèi)部振盪時(shí)脈時(shí),外部必須連接一個(gè)
振盪電阻,當(dāng)使用外部時(shí)脈輸入時(shí),需由
OSC1
當(dāng)輸入腳
(540KHz)
。
5.0V R=33K
2.7V R=18K
LCD
倍壓輸出腳
V
DD
Vss
輸入
輸入
電源
電源
OSC1, OSC2
21,22
輸入
/
輸出
外部電阻
VOUT
33
輸出
分壓電阻
Note: The OSC pin must have the shortest wiring pattern of all other pins.To prevent noise from other signal lines , it should also be enclosed
with the largest GND pattern possible. Poor noise characteristics on the OSC line will result in malfunction , or adversely affect the
clock’s duty ratio.