參數(shù)資料
型號: SL28504BZIT
廠商: Silicon Laboratories Inc
文件頁數(shù): 12/31頁
文件大?。?/td> 0K
描述: IC CLOCK GEN EAGLELAKE 64TSSOP
標(biāo)準(zhǔn)包裝: 2,000
類型: 時鐘/頻率發(fā)生器
PLL:
主要目的: Intel CPU 服務(wù)器
輸入: 晶體
輸出: HCSL,LVCMOS
電路數(shù): 1
比率 - 輸入:輸出: 1:13
差分 - 輸入:輸出: 無/是
頻率 - 最大: 400MHz
電源電壓: 3.135 V ~ 3.465 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 64-TFSOP (0.240",6.10mm 寬)
供應(yīng)商設(shè)備封裝: 64-TSSOP
包裝: 帶卷 (TR)
SL28504
........................ DOC #: SP-AP-0052 (Rev. AA) Page 2 of 31
64-TSSOP Pin Definitions
Pin No.
Name
Type
Description
1
PCI0 / CR#_A
I/O, SE 33 MHz Clock/3.3V Clock Request # Input
Mappable via I2C to control either SRC 0 or SRC 2. Default PCI0.
To configure this pin to serve as a Clock Request pin for either SRC pair 2 or pair
0 using the CR#_A_EN bit located in byte 5 bit 7, first disable PCI output (Hi-z) in
byte 2, bit 1.
0 = PCI0 enabled (default)
1= CR#_A enabled.
Byte 5, bit 6 controls whether CR#_A controls SRC0 or SRC2 pair
Byte 5, bit 6:
0 = CR#_A controls SRC0 pair (default)
1= CR#_A controls SRC2 pair
2
VDD_PCI
PWR
3.3V Power supply for PCI PLL.
3
PCI1 / CR#_B
I/O, SE 33 MHz Clock/3.3V Clock Request # Input
Mappable via I2C to control either SRC 1 or SRC 4. Default PCI1.
To configure this pin to serve as a Clock Request pin for either SRC pair 1 or pair
4 using the CR#_B_EN bit located in byte 5, bit 5, first disable PCI output (Hi-z) in
byte 2, bit 1.
0 = PCI1 enabled (default)
1= CR#_B enabled.
Byte 5, bit 4 controls whether CR#_B controls SRC1 or SRC4 pair
Byte 5, bit 4:
0 = CR#_B controls SRC1 pair (default)
1= CR#_B controls SRC4 pair
4
PCI_2
O, SE 33 MHz clock.
Block Diagram
CK_PWRGD/PD#
PLL Reference
FSC:A]
PLL1
PLL4
Divider
PLL2
Divider
REF0
CPU[1:0]
SRC8/CPU2_ITP
DOT96/SRC0
Control Logic
SDATA
SCLK
14.318MHz
Crystal
Xin
Xout
USB_48
PCI[4:0]; PCIF0
CPU_STOP#
PLL3
SRC
SEL_24.576M
Divider
SRC_SATA
25M0_F
25M1_24.576M
PCI_STOP#
SATA_SEL
相關(guān)PDF資料
PDF描述
ICS9250BF-28T IC FREQ GENERATOR/BUFFER 56-SSOP
SL28647BLCT IC CLOCK CK505 DIFF PAIR 72QFN
IDTQS3125QG IC BUS SWITCH QUAD 16QSOP
SL28647CLC IC CLOCK CK505 DIFF PAIR 72QFN
SL28647BLC IC CLOCK CK505 DIFF PAIR 72QFN
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SL28506BZC 功能描述:時鐘發(fā)生器及支持產(chǎn)品 CK505 v1.1 PCIe Gen2 RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
SL28506BZC-2 功能描述:時鐘發(fā)生器及支持產(chǎn)品 CK505 v1.1 PCIe Gen2 RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
SL28506BZC-2T 功能描述:時鐘發(fā)生器及支持產(chǎn)品 CK505 v1.1 PCIe Gen2 RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
SL28506BZCT 功能描述:時鐘發(fā)生器及支持產(chǎn)品 CK505 v1.1 PCIe Gen2 RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
SL28506BZI 功能描述:時鐘發(fā)生器及支持產(chǎn)品 CK505 v1.1 PCIe Gen2 RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56