參數(shù)資料
型號: S71WS512ND0BAWEH
廠商: SPANSION LLC
元件分類: 存儲器
英文描述: SPECIALTY MEMORY CIRCUIT, PBGA84
封裝: 9 X 12 MM, 1.40 MM HEIGHT, LEAD FREE, FBGA-84
文件頁數(shù): 82/214頁
文件大?。?/td> 3554K
代理商: S71WS512ND0BAWEH
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁當前第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁
170
1.8V 128Mb CellularRAM Type 2
cellram_04_A0 May 16, 2005
Advan c e
Inf o rmation
29.3
Bus Configuration Register
7KH%&5GHILQHVKRZ WKH&HOOXODU5$0 GHYLFHLQWHUDFWVZLWKWKHV\VWHPPHPRU\EXV3DJHPRGH
RSHUDWLRQ LV HQDEOHG E\ D ELW FRQWDLQHG LQ WKH 5&5 7DEOH GHVFULEHV WKH FRQWURO ELWV LQ WKH
%&5$WSRZHUXS WKH %&5LVVHWWR')K
7KH %&5 LV DFFHVVHG ZLWK &5( +LJK DQG $>@
E RU WKURXJK WKH UHJLVWHU DFFHVV VRIWZDUH
VHTXHQFHZLWK'4
K RQWKHWKLUGF\FOH
1RWH %XUVW ZUDS DQG OHQJWKDSSO\ WR 5HDG DQG:ULWH RSHUDWLRQV RQO\
A13
13
12
11
0
Latency
Counter
Initial
Latency
3
2
1
WAIT
Polarity
4
5
WAIT
Configuration (WC)
6
7
8
Drive Strength
Burst
Wrap (BW)*
14
A12 A11
A10
A9
A8
A7
A6
A5
A4
A3
A2 A1 A0
0
1
Operating Mode
Synchronous burst access mode
Asynchronous access mode (default)
BCR[12] BCR[11]
Latency Counter
BCR[13]
0
1
0
1
0
1
0
1
0
1
0
1
0
1
Code 0–Reserved
Code 1–Reserved
Code 2
Code 3 (Default)
Code 4
Code 5
Code 6
Code 7–Reserved
0
1
WAIT Polarity
Active LOW
Active HIGH (default)
BCR[10]
0
1
WAIT Configuration
Asserted during delay
Asserted one data cycle before delay (default)
Drive Strength
Full
1/2 (default)
1/4
Reserved
BCR[5]
0
1
BCR[4]
0
1
0
1
0
1
Initial Access Latency
Variable (default)
Fixed
BCR[14]
Burst Wrap (Note 1)
Burst wraps within the burst length
Burst no wrap (default)
BCR[3]
BCR[1] BCR[0]
Burst Length (Note 1)
BCR[2]
15
Burst
Length (BL)*
Reserved
9
10
Operating
Mode
Reserved
22–20
A14
A15
A[17:16]
0
1
0
Register Select
Select RCR
Select BCR
Select DIDR
19–18
17–16
Register
Select
Reserved
A[19:18]
A[22:20]
Reserved
Must be set to 0
All must be set to 0
BCR[8]
BCR[15]
BCR[19]
0
1
BCR[18]
0
1
0
1
0
1
0
1
Others
1
0
1
0
1
4 words
8 words
16 words
32 words
Continuous burst (default)
Reserved
Setting is ignored
(Default to 0)
相關(guān)PDF資料
PDF描述
S72NS512PE0AHGL02 SPECIALTY MEMORY CIRCUIT, PBGA133
S7911 PIN PHOTO DIODE
S7978 PHOTO DIODE
S7BA-06E1A0 2-OUTPUT 30 W DC-DC REG PWR SUPPLY MODULE
S8002CPTA-FREQ2 CRYSTAL OSCILLATOR, CLOCK, 27 MHz - 125 MHz, TTL OUTPUT
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
S71WS512ND0BAWEJ0 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Stacked Multi-Chip Product (MCP)
S71WS512ND0BAWEJ2 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Stacked Multi-Chip Product (MCP)
S71WS512ND0BAWEJ3 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Stacked Multi-Chip Product (MCP)
S71WS512ND0BAWEK0 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Stacked Multi-Chip Product (MCP)
S71WS512ND0BAWEK2 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Stacked Multi-Chip Product (MCP)