<pre id="i86rm"><ol id="i86rm"></ol></pre>
              收藏本站
              • 您好,
                買(mǎi)賣(mài)IC網(wǎng)歡迎您。
              • 請(qǐng)登錄
              • 免費(fèi)注冊(cè)
              • 我的買(mǎi)賣(mài)
              • 新采購(gòu)0
              • VIP會(huì)員服務(wù)
              • [北京]010-87982920
              • [深圳]0755-82701186
              • 網(wǎng)站導(dǎo)航
              發(fā)布緊急采購(gòu)
              • IC現(xiàn)貨
              • IC急購(gòu)
              • 電子元器件
              VIP會(huì)員服務(wù)
              • 您現(xiàn)在的位置:買(mǎi)賣(mài)IC網(wǎng) > PDF目錄376299 > PSD9545V90JIT (意法半導(dǎo)體) Flash In-System Programmable ISP Peripherals For 8-bit MCUs PDF資料下載
              參數(shù)資料
              型號(hào): PSD9545V90JIT
              廠商: 意法半導(dǎo)體
              英文描述: Flash In-System Programmable ISP Peripherals For 8-bit MCUs
              中文描述: Flash在系統(tǒng)可編程ISP的外設(shè)的8位微控制器
              文件頁(yè)數(shù): 80/110頁(yè)
              文件大?。?/td> 1737K
              代理商: PSD9545V90JIT
              第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)當(dāng)前第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)
              PSD813F2, PSD833F2, PSD834F2, PSD853F2, PSD854F2
              80/110
              Figure 40. Input to Output Disable / Enable
              Table 47. CPLD Combinatorial Timing (5V devices)
              Note: 1. Fast Slew Rate output available on PA3-PA0, PB3-PB0, and PD2-PD0. Decrement times by given amount.
              Table 48. CPLD Combinatorial Timing (3V devices)
              Note: 1. Fast Slew Rate output available on PA3-PA0, PB3-PB0, and PD2-PD0. Decrement times by given amount.
              Symbol
              Parameter
              Conditions
              -70
              -90
              -15
              Fast
              PT
              Aloc
              Turbo
              Off
              Slew
              rate
              1
              Unit
              Min
              Max
              Min
              Max
              Min
              Max
              t
              PD
              CPLD Input Pin/
              Feedback to CPLD
              Combinatorial Output
              20
              25
              32
              + 2
              + 10
              – 2
              ns
              t
              EA
              CPLD Input to CPLD
              Output Enable
              21
              26
              32
              + 10
              – 2
              ns
              t
              ER
              CPLD Input to CPLD
              Output Disable
              21
              26
              32
              + 10
              – 2
              ns
              t
              ARP
              CPLD Register Clear
              or Preset Delay
              21
              26
              33
              + 10
              – 2
              ns
              t
              ARPW
              CPLD Register Clear
              or Preset Pulse Width
              10
              20
              29
              + 10
              ns
              t
              ARD
              CPLD Array Delay
              Any
              macrocell
              11
              16
              22
              + 2
              ns
              Symbol
              Parameter
              Conditions
              -12
              -15
              -20
              PT
              Aloc
              Turbo
              Off
              Slew
              rate
              1
              Unit
              Min
              Max
              Min
              Max
              Min
              Max
              t
              PD
              CPLD Input Pin/
              Feedback to CPLD
              Combinatorial Output
              40
              45
              50
              + 4
              + 20
              – 6
              ns
              t
              EA
              CPLD Input to CPLD
              Output Enable
              43
              45
              50
              + 20
              – 6
              ns
              t
              ER
              CPLD Input to CPLD
              Output Disable
              43
              45
              50
              + 20
              – 6
              ns
              t
              ARP
              CPLD Register Clear
              or
              Preset Delay
              40
              43
              48
              + 20
              – 6
              ns
              t
              ARPW
              CPLD Register Clear
              or
              Preset Pulse Width
              25
              30
              35
              + 20
              ns
              t
              ARD
              CPLD Array Delay
              Any
              macrocell
              25
              29
              33
              + 4
              ns
              tER
              tEA
              INPUT
              INPUT TO
              OUTPUT
              ENABLE/DISABLE
              AI02863
              相關(guān)PDF資料
              PDF描述
              PSD9135V90JT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
              PSD8335V90JT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
              PSD9335V90JT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
              PSD8535V90JT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
              R12A15
              相關(guān)代理商/技術(shù)參數(shù)
              參數(shù)描述
              PSD954F2-90J 功能描述:SPLD - 簡(jiǎn)單可編程邏輯器件 U 511-PSD854F2-90J RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池?cái)?shù)量:10 最大工作頻率:66 MHz 延遲時(shí)間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風(fēng)格:Through Hole 封裝 / 箱體:DIP-24
              PSD954F2-90M 功能描述:SPLD - 簡(jiǎn)單可編程邏輯器件 U 511-PSD854F2-90M RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池?cái)?shù)量:10 最大工作頻率:66 MHz 延遲時(shí)間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風(fēng)格:Through Hole 封裝 / 箱體:DIP-24
              PSD954F2V-90J 功能描述:SPLD - 簡(jiǎn)單可編程邏輯器件 5.0V 2M 90ns RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池?cái)?shù)量:10 最大工作頻率:66 MHz 延遲時(shí)間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風(fēng)格:Through Hole 封裝 / 箱體:DIP-24
              PSD954F2V-90M 功能描述:SPLD - 簡(jiǎn)單可編程邏輯器件 PQFP-52 3V 2M 90NS RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池?cái)?shù)量:10 最大工作頻率:66 MHz 延遲時(shí)間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風(fēng)格:Through Hole 封裝 / 箱體:DIP-24
              PS-DA0104-01 制造商:POWER-SYSTEMS 制造商全稱(chēng):Power Systems GmbH+Co.KG 功能描述:DC-AC INVERTER UNIT 4 W SINGLE OUTPUTS
              發(fā)布緊急采購(gòu),3分鐘左右您將得到回復(fù)。

              采購(gòu)需求

              (若只采購(gòu)一條型號(hào),填寫(xiě)一行即可)

              發(fā)布成功!您可以繼續(xù)發(fā)布采購(gòu)。也可以進(jìn)入我的后臺(tái),查看報(bào)價(jià)

              發(fā)布成功!您可以繼續(xù)發(fā)布采購(gòu)。也可以進(jìn)入我的后臺(tái),查看報(bào)價(jià)

              *型號(hào) *數(shù)量 廠商 批號(hào) 封裝
              添加更多采購(gòu)

              我的聯(lián)系方式

              *
              *
              *
              • VIP會(huì)員服務(wù) |
              • 廣告服務(wù) |
              • 付款方式 |
              • 聯(lián)系我們 |
              • 招聘銷(xiāo)售 |
              • 免責(zé)條款 |
              • 網(wǎng)站地圖

              感谢您访问我们的网站,您可能还对以下资源感兴趣:

              两性色午夜免费视频
              <bdo id="jbc6u"></bdo>

              • <span id="jbc6u"><meter id="jbc6u"></meter></span><li id="jbc6u"></li>
                <style id="jbc6u"></style>