1. <delect id="f3uq0"></delect>
          <dl id="f3uq0"><nav id="f3uq0"></nav></dl>

          收藏本站
          • 您好,
            買賣IC網(wǎng)歡迎您。
          • 請登錄
          • 免費注冊
          • 我的買賣
          • 新采購0
          • VIP會員服務(wù)
          • [北京]010-87982920
          • [深圳]0755-82701186
          • 網(wǎng)站導(dǎo)航
          發(fā)布緊急采購
          • IC現(xiàn)貨
          • IC急購
          • 電子元器件
          VIP會員服務(wù)
          • 您現(xiàn)在的位置:買賣IC網(wǎng) > PDF目錄376273 > PSD954290MIT (意法半導(dǎo)體) Flash In-System Programmable ISP Peripherals For 8-bit MCUs PDF資料下載
          參數(shù)資料
          型號: PSD954290MIT
          廠商: 意法半導(dǎo)體
          英文描述: Flash In-System Programmable ISP Peripherals For 8-bit MCUs
          中文描述: Flash在系統(tǒng)可編程ISP的外設(shè)的8位微控制器
          文件頁數(shù): 82/110頁
          文件大?。?/td> 1737K
          代理商: PSD954290MIT
          第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁當前第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁
          PSD813F2, PSD833F2, PSD834F2, PSD853F2, PSD854F2
          82/110
          Table 50. CPLD Macrocell Synchronous Clock Mode Timing (3V devices)
          Note: 1. Fast Slew Rate output available on PA3-PA0, PB3-PB0, and PD2-PD0. Decrement times by given amount.
          2. CLKIN (PD1) t
          CLCL
          = t
          CH
          + t
          CL
          .
          Symbol
          Parameter
          Conditions
          -12
          -15
          -20
          PT
          Aloc
          Turbo
          Off
          Slew
          rate
          1
          Unit
          Min
          Max
          Min
          Max
          Min
          Max
          f
          MAX
          Maximum
          Frequency
          External Feedback
          1/(t
          S
          +t
          CO
          )
          22.2
          18.8
          15.8
          MHz
          Maximum
          Frequency
          Internal Feedback
          (f
          CNT
          )
          1/(t
          S
          +t
          CO
          –10)
          28.5
          23.2
          18.8
          MHz
          Maximum
          Frequency
          Pipelined Data
          1/(t
          CH
          +t
          CL
          )
          40.0
          33.3
          31.2
          MHz
          t
          S
          Input Setup Time
          20
          25
          30
          + 4
          + 20
          ns
          t
          H
          Input Hold Time
          0
          0
          0
          ns
          t
          CH
          Clock High Time
          Clock Input
          15
          15
          16
          ns
          t
          CL
          Clock Low Time
          Clock Input
          10
          15
          16
          ns
          t
          CO
          Clock to Output
          Delay
          Clock Input
          25
          28
          33
          – 6
          ns
          t
          ARD
          CPLD Array Delay
          Any macrocell
          25
          29
          33
          + 4
          ns
          t
          MIN
          Minimum Clock
          Period
          2
          t
          CH
          +t
          CL
          25
          29
          32
          ns
          相關(guān)PDF資料
          PDF描述
          PSD954290MT Single Output LDO, 3.0A, Fixed(3.3V), Reverse Current Protection, Thermal Shutdown 3-TO-220 -40 to 85
          PSD9542V70MT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
          PSD9542V90MIT Single Output LDO, 3.0A, Fixed(3.3V), Reverse Current Protection, Thermal Shutdown 3-DDPAK/TO-263 -40 to 85
          PSD9542V90MT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
          PSD954312MT Single Output LDO, 3.0A, Fixed(3.3V), Reverse Current Protection, Thermal Shutdown 3-DDPAK/TO-263 -40 to 85
          相關(guān)代理商/技術(shù)參數(shù)
          參數(shù)描述
          PSD954F2-90J 功能描述:SPLD - 簡單可編程邏輯器件 U 511-PSD854F2-90J RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池數(shù)量:10 最大工作頻率:66 MHz 延遲時間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風(fēng)格:Through Hole 封裝 / 箱體:DIP-24
          PSD954F2-90M 功能描述:SPLD - 簡單可編程邏輯器件 U 511-PSD854F2-90M RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池數(shù)量:10 最大工作頻率:66 MHz 延遲時間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風(fēng)格:Through Hole 封裝 / 箱體:DIP-24
          PSD954F2V-90J 功能描述:SPLD - 簡單可編程邏輯器件 5.0V 2M 90ns RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池數(shù)量:10 最大工作頻率:66 MHz 延遲時間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風(fēng)格:Through Hole 封裝 / 箱體:DIP-24
          PSD954F2V-90M 功能描述:SPLD - 簡單可編程邏輯器件 PQFP-52 3V 2M 90NS RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池數(shù)量:10 最大工作頻率:66 MHz 延遲時間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風(fēng)格:Through Hole 封裝 / 箱體:DIP-24
          PS-DA0104-01 制造商:POWER-SYSTEMS 制造商全稱:Power Systems GmbH+Co.KG 功能描述:DC-AC INVERTER UNIT 4 W SINGLE OUTPUTS
          發(fā)布緊急采購,3分鐘左右您將得到回復(fù)。

          采購需求

          (若只采購一條型號,填寫一行即可)

          發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進入我的后臺,查看報價

          發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進入我的后臺,查看報價

          *型號 *數(shù)量 廠商 批號 封裝
          添加更多采購

          我的聯(lián)系方式

          *
          *
          *
          • VIP會員服務(wù) |
          • 廣告服務(wù) |
          • 付款方式 |
          • 聯(lián)系我們 |
          • 招聘銷售 |
          • 免責(zé)條款 |
          • 網(wǎng)站地圖

          感谢您访问我们的网站,您可能还对以下资源感兴趣:

          两性色午夜免费视频