• <big id="elmek"><xmp id="elmek"><code id="elmek"></code><thead id="elmek"></thead>
    <ins id="elmek"><label id="elmek"><tr id="elmek"></tr></label></ins>
    <ins id="elmek"><small id="elmek"></small></ins>
    參數(shù)資料
    型號: PSD835G3V-A-12JI
    廠商: 意法半導(dǎo)體
    英文描述: Configurable Memory System on a Chip for 8-Bit Microcontrollers
    中文描述: 在8片位微控制器可配置存儲系統(tǒng)
    文件頁數(shù): 91/110頁
    文件大小: 570K
    代理商: PSD835G3V-A-12JI
    PSD8XX Family
    PSD835G2
    90
    -90
    -12
    Turbo
    Off
    Symbol
    Parameter
    Conditions
    Min
    Max
    Min
    Max
    Unit
    t
    LVLX
    t
    AVLX
    t
    LXAX
    t
    AVQV
    t
    SLQV
    ALE or AS Pulse Width
    22
    24
    ns
    Address Setup Time
    (Note 3)
    7
    9
    ns
    Address Hold Time
    (Note 3)
    8
    10
    ns
    Address Valid to Data Valid
    (Note 3)
    90
    120
    Add 20**
    ns
    CS Valid to Data Valid
    90
    120
    ns
    RD to Data Valid
    (Note 5)
    35
    35
    ns
    t
    RLQV
    RD or PSEN to Data Valid,
    80C51XA Mode
    (Note 2)
    45
    48
    ns
    t
    RHQX
    t
    RLRH
    t
    RHQZ
    t
    EHEL
    t
    THEH
    t
    ELTL
    RD Data Hold Time
    (Note 1)
    0
    0
    ns
    RD Pulse Width
    (Note 1)
    36
    40
    ns
    RD to Data High-Z
    (Note 1)
    38
    40
    ns
    E Pulse Width
    38
    42
    ns
    R/W Setup Time to Enable
    10
    16
    ns
    R/W Hold Time After Enable
    0
    0
    ns
    t
    AVPV
    Address Input Valid to
    Address Output Delay
    (Note 4)
    30
    35
    ns
    Read Timing
    (3.0 V to 3.6 V Versions)
    Microcontroller Interface – PSD835G2 AC/DC Parameters
    (3.0 V to 3.6 V Versions)
    NOTES:
    1. RD timing has the same timing as DS and PSEN signals.
    2. RD and PSEN have the same timing for 80C51.
    3. Any input used to select an internal PSD835G2V function.
    4. In multiplexed mode latched address generated from ADIO delay to address output on any Port.
    5. RD timing has the same timing as DS.
    相關(guān)PDF資料
    PDF描述
    PSD835G3V-A-12M Configurable Memory System on a Chip for 8-Bit Microcontrollers
    PSD835G3V-A-12MI Configurable Memory System on a Chip for 8-Bit Microcontrollers
    PSD835G3V-A-12U Configurable Memory System on a Chip for 8-Bit Microcontrollers
    PSD835G3V-A-12UI Configurable Memory System on a Chip for 8-Bit Microcontrollers
    PSD835G3V-A-15B81 Configurable Memory System on a Chip for 8-Bit Microcontrollers
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    PSD853F2-70J 功能描述:SPLD - 簡單可編程邏輯器件 5.0V 1M 70ns RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池數(shù)量:10 最大工作頻率:66 MHz 延遲時間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風(fēng)格:Through Hole 封裝 / 箱體:DIP-24
    PSD853F2-70M 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 1M 70ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
    PSD853F2-90J 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
    PSD853F2-90JI 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
    PSD853F2-90M 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
  • <kbd id="jwi4l"><th id="jwi4l"></th></kbd>
    <small id="jwi4l"><sub id="jwi4l"><tfoot id="jwi4l"></tfoot></sub></small>
    <pre id="jwi4l"><small id="jwi4l"></small></pre><pre id="jwi4l"><fieldset id="jwi4l"></fieldset></pre>