<thead id="6jtq6"><ul id="6jtq6"></ul></thead>
<kbd id="6jtq6"></kbd>
<center id="6jtq6"><sub id="6jtq6"></sub></center>
  • 參數(shù)資料
    型號: PSD835G2V-90M
    廠商: 意法半導體
    英文描述: Configurable Memory System on a Chip for 8-Bit Microcontrollers
    中文描述: 在8片位微控制器可配置存儲系統(tǒng)
    文件頁數(shù): 85/110頁
    文件大?。?/td> 570K
    代理商: PSD835G2V-90M
    PSD8XX Family
    PSD835G2
    84
    Symbol
    Parameter
    Conditions
    Min
    Typ
    Max
    Unit
    t
    NLNH
    Warm RESET Active Low Time (Note 1)
    150
    ns
    t
    OPR
    RESET High to Operational Device
    120
    ns
    t
    NLNH-PO
    Power On Reset Active Low Time
    1
    ms
    t
    NLNH-A
    Warm RESET Active Low Time
    (Note 2)
    25
    μs
    Reset Pin Timing
    (5 V ± 10%)
    NOTE:
    1. t
    CLCL
    is the CLKIN clock period.
    Microcontroller Interface – PSD835G2 AC/DC Parameters
    (5V ±10% Versions)
    Symbol
    Parameter
    Conditions
    Min
    Typ
    Max
    Unit
    t
    BVBH
    Vstby Detection to Vstbyon Output High
    (Note 1)
    20
    μs
    t
    BXBL
    VstbyOff Detection to Vstbyon
    Output Low
    (Note 1)
    20
    μs
    V
    stbyon
    Timing
    (5 V ± 10%)
    -70
    -90
    Symbol
    Parameter
    Conditions
    Min
    Max
    Min
    Max
    Unit
    t
    LVDV
    ALE Access Time from
    Power Down
    80
    90
    ns
    Maximum Delay from APD Enable
    to Internal PDN Valid Signal
    Using CLKIN Input
    15
    *
    t
    CLCL
    (μs) (Note 1)
    μs
    t
    CLWH
    Power Down Timing
    (5 V ± 10%)
    NOTE:
    1. RESET will not abort Flash programming/erase cycles.
    2. RESET will abort Flash programming or erase cycle.
    NOTE:
    1. Vstbyon is measured at V
    CC
    ramp rate of 2 ms.
    相關PDF資料
    PDF描述
    PSD835G2V-90MI Configurable Memory System on a Chip for 8-Bit Microcontrollers
    PSD835G2V-90U Configurable Memory System on a Chip for 8-Bit Microcontrollers
    PSD835G2V-90UI Configurable Memory System on a Chip for 8-Bit Microcontrollers
    PSD835G2V-A-12B81I Configurable Memory System on a Chip for 8-Bit Microcontrollers
    PSD835G2V-A-12J Configurable Memory System on a Chip for 8-Bit Microcontrollers
    相關代理商/技術參數(shù)
    參數(shù)描述
    PSD835G2V-90U 功能描述:靜態(tài)隨機存取存儲器 3.0V 4M 90ns RoHS:否 制造商:Cypress Semiconductor 存儲容量:16 Mbit 組織:1 M x 16 訪問時間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
    PSD853F2-70J 功能描述:SPLD - 簡單可編程邏輯器件 5.0V 1M 70ns RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池數(shù)量:10 最大工作頻率:66 MHz 延遲時間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風格:Through Hole 封裝 / 箱體:DIP-24
    PSD853F2-70M 功能描述:CPLD - 復雜可編程邏輯器件 5.0V 1M 70ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
    PSD853F2-90J 功能描述:CPLD - 復雜可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
    PSD853F2-90JI 功能描述:CPLD - 復雜可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100