<nobr id="m2ph6"><noframes id="m2ph6"><small id="m2ph6"></small>
<li id="m2ph6"></li>
  • <big id="m2ph6"><strike id="m2ph6"></strike></big><pre id="m2ph6"><strike id="m2ph6"></strike></pre>
    <ins id="m2ph6"><small id="m2ph6"></small></ins>
    <small id="m2ph6"><div id="m2ph6"><var id="m2ph6"></var></div></small>
    <dd id="m2ph6"></dd>
    參數(shù)資料
    型號(hào): PSD835F2V-A-90M
    廠商: 意法半導(dǎo)體
    英文描述: Configurable Memory System on a Chip for 8-Bit Microcontrollers
    中文描述: 在8片位微控制器可配置存儲(chǔ)系統(tǒng)
    文件頁(yè)數(shù): 94/110頁(yè)
    文件大?。?/td> 570K
    代理商: PSD835F2V-A-90M
    PSD835G2
    PSD8XX Family
    93
    -90
    -12
    Symbol
    Parameter
    Conditions
    Min
    Max
    Min
    Max
    Unit
    t
    LVDV
    ALE Access Time from
    Power Down
    128
    135
    ns
    Maximum Delay from APD Enable
    to Internal PDN Valid Signal
    t
    CLWH
    Using CLKIN Input
    15
    *
    t
    CLCL
    (μs) (Note 1)
    μs
    Power Down Timing
    (3.0 V to 3.6 V Versions)
    Symbol
    Parameter
    Conditions
    Min
    Typ
    Max
    Unit
    t
    NLNH
    Warm RESET Active Low Time (Note 1)
    300
    ns
    t
    OPR
    RESET High to Operational Device
    300
    ns
    t
    NLNH-PO
    Power On Reset Active Low Time
    1
    ms
    Warm RESETActive Low Time
    (Note 2)
    t
    NLNH-A
    25
    μs
    Reset Pin Timing
    (3.0 V to 3.6 V Versions)
    NOTE:
    1. t
    CLCL
    is the CLKIN clock period.
    Microcontroller Interface – PSD835G2 AC/DC Parameters
    (3.0 V to 3.6 V Versions)
    Symbol
    Parameter
    Conditions
    Min
    Typ
    Max
    Unit
    t
    BVBH
    VstbyDetection to VstbyonOutput
    High
    (Note 1)
    20
    μs
    t
    BXBL
    VstbyOff Detection to Vstbyon
    Output Low
    (Note 1)
    20
    μs
    V
    stbyon
    Timing
    (3.0 V to 3.6 V Versions)
    NOTE:
    1. RESET will not abort Flash programming/erase cycles.
    2. RESET will abort Flash programming or erase cycle.
    NOTE:
    1. Vstbyon is measured at V
    CC
    ramp rate of 2 ms.
    相關(guān)PDF資料
    PDF描述
    PSD835F2V-A-90MI Configurable Memory System on a Chip for 8-Bit Microcontrollers
    PSD835F2V-A-90U CAP 0.01UF 100V 10% X7R AXIAL MOLDED T&R S-MIL-PRF-39014
    PSD835F2V-B-20JI Configurable Memory System on a Chip for 8-Bit Microcontrollers
    PSD835F2V-B-20M Configurable Memory System on a Chip for 8-Bit Microcontrollers
    PSD835F2V-B-20MI Configurable Memory System on a Chip for 8-Bit Microcontrollers
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    PSD835G2-70U 功能描述:靜態(tài)隨機(jī)存取存儲(chǔ)器 5.0V 4M 70ns RoHS:否 制造商:Cypress Semiconductor 存儲(chǔ)容量:16 Mbit 組織:1 M x 16 訪問時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
    PSD835G2-90U 功能描述:靜態(tài)隨機(jī)存取存儲(chǔ)器 5.0V 4M 90ns RoHS:否 制造商:Cypress Semiconductor 存儲(chǔ)容量:16 Mbit 組織:1 M x 16 訪問時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
    PSD835G2-90UI 功能描述:靜態(tài)隨機(jī)存取存儲(chǔ)器 5.0V 4M 90ns RoHS:否 制造商:Cypress Semiconductor 存儲(chǔ)容量:16 Mbit 組織:1 M x 16 訪問時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
    PSD835G2V-12UI 功能描述:靜態(tài)隨機(jī)存取存儲(chǔ)器 3.0V 4M 120ns RoHS:否 制造商:Cypress Semiconductor 存儲(chǔ)容量:16 Mbit 組織:1 M x 16 訪問時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
    PSD835G2V-90U 功能描述:靜態(tài)隨機(jī)存取存儲(chǔ)器 3.0V 4M 90ns RoHS:否 制造商:Cypress Semiconductor 存儲(chǔ)容量:16 Mbit 組織:1 M x 16 訪問時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray