• <samp id="5mkw0"></samp>
    <dfn id="5mkw0"><input id="5mkw0"></input></dfn>
    參數(shù)資料
    型號(hào): PSD834F3V-12
    廠商: 意法半導(dǎo)體
    英文描述: Flash In-System Programmable (ISP) Peripherals for 8-bit MCUs, 5V
    中文描述: Flash在系統(tǒng)可編程(ISP)的周邊8位MCU,5V的
    文件頁(yè)數(shù): 35/110頁(yè)
    文件大?。?/td> 1737K
    代理商: PSD834F3V-12
    35/110
    PSD813F2, PSD833F2, PSD834F2, PSD853F2, PSD854F2
    Decode PLD (DPLD)
    The DPLD, shown in Figure
    14
    , is used for decod-
    ing the address for internal and external compo-
    nents. The DPLD can be used to generate the
    following decode signals:
    8 Sector Select (FS0-FS7) signals for the
    primary Flash memory (three product terms
    each)
    4 Sector Select (CSBOOT0-CSBOOT3)
    signals for the secondary Flash memory (three
    product terms each)
    1 internal SRAM Select (RS0) signal (two
    product terms)
    1 internal CSIOP Select (PSD Configuration
    Register) signal
    1 JTAG Select signal (enables JTAG on Port
    C)
    2 internal Peripheral Select signals
    (Peripheral I/O mode).
    Figure 14. DPLD Logic Array
    (INPUTS)
    (24)
    (8)
    (16)
    (1)
    PDN (APD OUTPUT)
    I/O PORTS (PORT A,B,C)
    (8)
    PGR0 -PGR7
    (8)
    MCELLAB.FB [7:0] (FEEDBACKS)
    MCELLBC.FB [7:0] (FEEDBACKS)
    A[15:0]
    *
    (3)
    (3)
    PD[2:0] (ALE,CLKIN,CSI)
    CNTRL[2:0] (READ/WRITE CONTROL SIGNALS)
    (1)
    (1)
    RESET
    RD_BSY
    RS0
    CSIOP
    PSEL0
    PSEL1
    8 PRIMARY FLASH
    MEMORY SECTOR SELECTS
    SRAM SELECT
    I/O DECODER
    SELECT
    PERIPHERAL I/O MODE
    SELECT
    CSBOOT 0
    CSBOOT 1
    CSBOOT 2
    CSBOOT 3
    FS0
    FS7
    3
    3
    3
    3
    3
    3
    3
    3
    3
    3
    3
    3
    2
    JTAGSEL
    AI02873D
    FS1
    FS2
    FS3
    FS6
    FS5
    FS4
    1
    1
    1
    1
    相關(guān)PDF資料
    PDF描述
    PSD834F4-90 Flash In-System Programmable (ISP) Peripherals for 8-bit MCUs, 5V
    PSD834F4V-12 Flash In-System Programmable (ISP) Peripherals for 8-bit MCUs, 5V
    PSD834F5-12 Flash In-System Programmable (ISP) Peripherals for 8-bit MCUs, 5V
    PSD834F5-15 Flash In-System Programmable (ISP) Peripherals for 8-bit MCUs, 5V
    PSD834F5-20 Flash In-System Programmable (ISP) Peripherals for 8-bit MCUs, 5V
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    PSD835G2-70U 功能描述:靜態(tài)隨機(jī)存取存儲(chǔ)器 5.0V 4M 70ns RoHS:否 制造商:Cypress Semiconductor 存儲(chǔ)容量:16 Mbit 組織:1 M x 16 訪問(wèn)時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
    PSD835G2-90U 功能描述:靜態(tài)隨機(jī)存取存儲(chǔ)器 5.0V 4M 90ns RoHS:否 制造商:Cypress Semiconductor 存儲(chǔ)容量:16 Mbit 組織:1 M x 16 訪問(wèn)時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
    PSD835G2-90UI 功能描述:靜態(tài)隨機(jī)存取存儲(chǔ)器 5.0V 4M 90ns RoHS:否 制造商:Cypress Semiconductor 存儲(chǔ)容量:16 Mbit 組織:1 M x 16 訪問(wèn)時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
    PSD835G2V-12UI 功能描述:靜態(tài)隨機(jī)存取存儲(chǔ)器 3.0V 4M 120ns RoHS:否 制造商:Cypress Semiconductor 存儲(chǔ)容量:16 Mbit 組織:1 M x 16 訪問(wèn)時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
    PSD835G2V-90U 功能描述:靜態(tài)隨機(jī)存取存儲(chǔ)器 3.0V 4M 90ns RoHS:否 制造商:Cypress Semiconductor 存儲(chǔ)容量:16 Mbit 組織:1 M x 16 訪問(wèn)時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray