參數(shù)資料
        型號(hào): PSD834515MIT
        廠商: 意法半導(dǎo)體
        英文描述: Replaced by UCC3583 : High Efficiency Synchronous Buck PWM Controller 32-QFN -40 to 105
        中文描述: Flash在系統(tǒng)可編程ISP的外設(shè)的8位微控制器
        文件頁(yè)數(shù): 32/110頁(yè)
        文件大?。?/td> 1737K
        代理商: PSD834515MIT
        PSD813F2, PSD833F2, PSD834F2, PSD853F2, PSD854F2
        32/110
        PAGE REGISTER
        The 8-bit Page Register increases the addressing
        capability of the MCU by a factor of up to 256. The
        contents of the register can also be read by the
        MCU. The outputs of the Page Register (PGR0-
        PGR7) are inputs to the DPLD decoder and can be
        included in the Sector
        CSBOOT0-CSBOOT3), and SRAM Select (RS0)
        equations.
        Select (FS0-FS7,
        If memory paging is not needed, or if not all 8 page
        register bits are needed for memory paging, then
        these bits may be used in the CPLD for general
        logic. See Application Note
        AN1154
        .
        Figure
        12
        shows the Page Register. The eight flip-
        flops in the register are connected to the internal
        data bus D0-D7. The MCU can write to or read
        from the Page Register. The Page Register can be
        accessed at address location CSIOP + E0h.
        Figure 12. Page Register
        RESET
        D0- D7
        R/W
        D0
        Q0
        Q1
        Q2
        Q3
        Q4
        Q5
        Q6
        Q7
        D1
        D2
        D3
        D4
        D5
        D6
        D7
        PAGE
        REGISTER
        PGR0
        PGR1
        PGR2
        PGR3
        DPLD
        AND
        CPLD
        INTERNAL
        SELECTS
        AND LOGIC
        PLD
        PGR4
        PGR5
        PGR6
        PGR7
        AI02871B
        相關(guān)PDF資料
        PDF描述
        PSD834515MT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
        PSD834520JIT Low Power Pulse Width Modulator 14-SOIC -40 to 85
        PSD834520JT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
        PSD834520MIT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
        PSD834520MT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
        相關(guān)代理商/技術(shù)參數(shù)
        參數(shù)描述
        PSD834F2-15M 制造商:STMicroelectronics 功能描述:Flash In-System Programmable Peripherals 52-Pin PQFP
        PSD834F2-70J 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 2M 70ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
        PSD834F2-70M 功能描述:SPLD - 簡(jiǎn)單可編程邏輯器件 5.0V 2M 70ns RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池?cái)?shù)量:10 最大工作頻率:66 MHz 延遲時(shí)間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風(fēng)格:Through Hole 封裝 / 箱體:DIP-24
        PSD834F2-90J 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 2M 90ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
        PSD834F2-90JI 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 2M 90ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100