<small id="ddikl"><delect id="ddikl"></delect></small>

    <strong id="ddikl"></strong>
    <table id="ddikl"><pre id="ddikl"></pre></table>
    收藏本站
    • 您好,
      買賣IC網(wǎng)歡迎您。
    • 請登錄
    • 免費注冊
    • 我的買賣
    • 新采購0
    • VIP會員服務(wù)
    • [北京]010-87982920
    • [深圳]0755-82701186
    • 網(wǎng)站導(dǎo)航
    發(fā)布緊急采購
    • IC現(xiàn)貨
    • IC急購
    • 電子元器件
    VIP會員服務(wù)
    • 您現(xiàn)在的位置:買賣IC網(wǎng) > PDF目錄376283 > PSD833570JT (意法半導(dǎo)體) Flash In-System Programmable ISP Peripherals For 8-bit MCUs PDF資料下載
    參數(shù)資料
    型號: PSD833570JT
    廠商: 意法半導(dǎo)體
    英文描述: Flash In-System Programmable ISP Peripherals For 8-bit MCUs
    中文描述: Flash在系統(tǒng)可編程ISP的外設(shè)的8位微控制器
    文件頁數(shù): 18/110頁
    文件大?。?/td> 1737K
    代理商: PSD833570JT
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁當(dāng)前第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁
    PSD813F2, PSD833F2, PSD834F2, PSD853F2, PSD854F2
    18/110
    PSD REGISTER DESCRIPTION AND ADDRESS OFFSET
    Table
    6
    shows the offset addresses to the PSD
    registers relative to the CSIOP base address. The
    CSIOP space is the 256 bytes of address that is al-
    located by the user to the internal PSD registers.
    Table
    7
    provides brief descriptions of the registers
    in CSIOP space. The following section gives a
    more detailed description.
    Table 6. I/O Port Latched Address Output Assignments (Note1)
    Note: 1. See the section entitled
    I/O PORTS, page 51
    , on how to enable the Latched Address Output function.
    2. N/A = Not Applicable
    Table 7. Register Address Offset
    Note: 1. Other registers that are not part of the I/O ports.
    MCU
    Port A
    Port B
    Port A (3:0)
    Port A (7:4)
    Port B (3:0)
    Port B (7:4)
    8051XA (8-bit)
    N/A
    Address a7-a4
    Address a11-a8
    N/A
    80C251 (page mode)
    N/A
    N/A
    Address a11-a8
    Address a15-a12
    All other 8-bit multiplexed
    Address a3-a0
    Address a7-a4
    Address a3-a0
    Address a7-a4
    8-bit non-multiplexed bus
    N/A
    N/A
    Address a3-a0
    Address a7-a4
    Register Name
    Port A Port B Port C Port D Other
    1
    Description
    Data In
    00
    01
    10
    11
    Reads Port pin as input, MCU I/O input mode
    Control
    02
    03
    Selects mode between MCU I/O or Address Out
    Data Out
    04
    05
    12
    13
    Stores data for output to Port pins, MCU I/O
    output mode
    Direction
    06
    07
    14
    15
    Configures Port pin as input or output
    Drive Select
    08
    09
    16
    17
    Configures Port pins as either CMOS or Open
    Drain on some pins, while selecting high slew rate
    on other pins.
    Input Macrocell
    0A
    0B
    18
    Reads Input Macrocells
    Enable Out
    0C
    0D
    1A
    1B
    Reads the status of the output enable to the I/O
    Port driver
    Output Macrocells
    AB
    20
    20
    READ – reads output of macrocells AB
    WRITE – loads macrocell flip-flops
    Output Macrocells
    BC
    21
    21
    READ – reads output of macrocells BC
    WRITE – loads macrocell flip-flops
    Mask Macrocells AB
    22
    22
    Blocks writing to the Output Macrocells AB
    Mask Macrocells BC
    23
    23
    Blocks writing to the Output Macrocells BC
    Primary Flash
    Protection
    C0
    Read only – Primary Flash Sector Protection
    Secondary Flash
    memory Protection
    C2
    Read only – PSD Security and Secondary Flash
    memory Sector Protection
    JTAG Enable
    C7
    Enables JTAG Port
    PMMR0
    B0
    Power Management Register 0
    PMMR2
    B4
    Power Management Register 2
    Page
    E0
    Page Register
    VM
    E2
    Places PSD memory areas in Program and/or
    Data space on an individual basis.
    相關(guān)PDF資料
    PDF描述
    PSD833570MIT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
    PSD833570MT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
    PSD833590JT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
    PSD833590MIT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
    PSD833590MT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    PSD833F2-90J 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
    PSD833F2-90JI 功能描述:SPLD - 簡單可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池數(shù)量:10 最大工作頻率:66 MHz 延遲時間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風(fēng)格:Through Hole 封裝 / 箱體:DIP-24
    PSD833F2-90M 功能描述:SPLD - 簡單可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池數(shù)量:10 最大工作頻率:66 MHz 延遲時間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風(fēng)格:Through Hole 封裝 / 箱體:DIP-24
    PSD833F2-90MI 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
    PSD834F2-15M 制造商:STMicroelectronics 功能描述:Flash In-System Programmable Peripherals 52-Pin PQFP
    發(fā)布緊急采購,3分鐘左右您將得到回復(fù)。

    采購需求

    (若只采購一條型號,填寫一行即可)

    發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進(jìn)入我的后臺,查看報價

    發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進(jìn)入我的后臺,查看報價

    *型號 *數(shù)量 廠商 批號 封裝
    添加更多采購

    我的聯(lián)系方式

    *
    *
    *
    • VIP會員服務(wù) |
    • 廣告服務(wù) |
    • 付款方式 |
    • 聯(lián)系我們 |
    • 招聘銷售 |
    • 免責(zé)條款 |
    • 網(wǎng)站地圖

    感谢您访问我们的网站,您可能还对以下资源感兴趣:

    两性色午夜免费视频

      <strong id="k6klb"><ul id="k6klb"></ul></strong>
      <progress id="k6klb"><form id="k6klb"></form></progress>