PSB 4600
Semiconductor Group
5
Preliminary Data Sheet 12.98
1
Features
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-1
2
Applications realized with the PITA
. . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-1
3
Construction of the PITA
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-1
4
4.1
4.1.1
4.1.2
4.1.3
4.1.4
4.2
4.2.1
4.2.2
4.2.3
4.2.4
4.2.5
4.2.6
4.3
4.3.1
4.3.2
4.4
Communication with the PITA
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-1
PCI Configuration Space . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-2
Information about the PCI Configuration Space . . . . . . . . . . . . . . . . . . 4-3
Access to the PCI Configuration Space . . . . . . . . . . . . . . . . . . . . . . . . . 4-6
Base Address Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-7
Other Registers of the PCI Configuration Space . . . . . . . . . . . . . . . . . 4-11
PCI Master Target Controller . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-13
Supported PCI Commands . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-14
Transaction Type Single Data Read . . . . . . . . . . . . . . . . . . . . . . . . . . 4-16
Transaction Type Single Data Write . . . . . . . . . . . . . . . . . . . . . . . . . . 4-17
Transaction Type Burst Read . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-18
Transaction Type Burst Write . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-20
Transaction Type Fast Back to Back . . . . . . . . . . . . . . . . . . . . . . . . . . 4-22
Power Management . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-24
Information about the Power Management States . . . . . . . . . . . . . . . 4-25
Configuration Space Registers of the Power Management . . . . . . . . . 4-28
Interrupt Control Register - Retry Counter . . . . . . . . . . . . . . . . . . . . . . . . 4-35
5
5.1
5.1.1
5.1.2
5.1.3
5.1.4
5.1.5
5.1.6
5.1.7
5.1.8
5.1.9
5.2
5.2.1
5.2.2
5.2.3
5.2.4
5.2.5
5.2.6
5.2.7
5.2.8
5.2.9
Communication with external Components
. . . . . . . . . . . . . . . . . . . . . 5-1
Serial DMA Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-2
DMA Controller . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-4
IOM-2 Mode 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-15
IOM-2 Mode 2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-18
IOM-2 Mode 3 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-21
IOM-2 Modes - Supplementary Description . . . . . . . . . . . . . . . . . . . . . 5-24
Single Modem Mode V2.1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-29
Single Modem Mode ALIS V3.X . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-33
Dual Modem/Modem+Voice Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-42
Loop Back Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-45
Parallel Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-47
ALE after System Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-50
ALE after internal Software Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-51
ALE after setting the Parallel Interface Mode Bit . . . . . . . . . . . . . . . . . 5-52
Non Multiplexed Mode (Write Transaction) . . . . . . . . . . . . . . . . . . . . . 5-53
Non Multiplexed Mode (Read Transaction) . . . . . . . . . . . . . . . . . . . . . 5-54
Multiplexed Mode (Write Transaction) . . . . . . . . . . . . . . . . . . . . . . . . . 5-55
Multiplexed Mode (Read Transaction) . . . . . . . . . . . . . . . . . . . . . . . . . 5-56
Transaction Disconnect with Target Abort . . . . . . . . . . . . . . . . . . . . . . 5-57
Transaction Termination with Retry . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-60