參數資料
型號: PIC18F6525-EPTSQTP
廠商: Microchip Technology Inc.
英文描述: 64/80-Pin High Performance, 64-Kbyte Enhanced FLASH Microcontrollers with A/D
中文描述: 64/80-Pin高性能,64字節(jié)的閃存微控制器與A /數
文件頁數: 379/386頁
文件大小: 3107K
代理商: PIC18F6525-EPTSQTP
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁當前第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁
2003 Microchip Technology Inc.
Advance Information
DS39612A-page 377
PIC18F6X2X/8X2X
Bus Collision During a STOP Condition
(Case 1)
...........................................................213
Bus Collision During a STOP Condition
(Case 2)
...........................................................213
Bus Collision During START Condition
(SDA only)
........................................................210
Bus Collision for Transmit and Acknowledge
...........209
Capture/Compare/PWM (CCP)
................................345
CLKO and I/O
..........................................................340
Clock Synchronization
.............................................195
Clock/Instruction Cycle
..............................................46
Example SPI Master Mode (CKE = 0)
.....................347
Example SPI Master Mode (CKE = 1)
.....................348
Example SPI Slave Mode (CKE = 0)
.......................349
Example SPI Slave Mode (CKE = 1)
.......................350
External Clock (All Modes except PLL)
....................339
External Memory Bus Timing for SLEEP
(Microprocessor Mode)
......................................79
External Memory Bus Timing for TBLRD
(Extended Microcontroller Mode)
.......................78
External Memory Bus Timing for TBLRD
(Microprocessor Mode)
......................................78
Full-Bridge PWM Output
..........................................167
Half-Bridge Output
...................................................165
I
2
C Bus Data
............................................................351
I
2
C Bus START/STOP Bits
......................................351
I
2
C Master Mode (7 or 10-bit Transmission)
............206
I
2
C Master Mode (7-bit Reception)
..........................207
I
2
C Master Mode First START Bit Timing
................203
I
2
C Slave Mode (10-bit Reception, SEN = 0)
...........192
I
2
C Slave Mode (10-bit Reception, SEN = 1)
...........197
I
2
C Slave Mode (10-bit Transmission)
.....................193
I
2
C Slave Mode (7-bit Reception, SEN = 0)
.............190
I
2
C Slave Mode (7-bit Reception, SEN = 1)
.............196
I
2
C Slave Mode (7-bit Transmission)
.......................191
Low Voltage Detect
..................................................256
Master SSP I
2
C Bus Data
........................................353
Master SSP I
2
C Bus START/STOP Bits
..................353
Parallel Slave Port (PSP)
.........................................346
Parallel Slave Port (PSP) Read
...............................132
Parallel Slave Port (PSP) Write
...............................131
Program Memory Read
............................................341
Program Memory Write
............................................342
PWM Auto Shutdown (PRSEN = 0,
Auto Restart Disabled)
.....................................172
PWM Auto Shutdown (PRSEN = 1,
Auto Restart Enabled)
......................................172
PWM Direction Change
...........................................169
PWM Direction Change at Near
100% Duty Cycle
.............................................169
PWM Output
............................................................156
Repeat START Condition
........................................204
RESET, Watchdog Timer (WDT),
Oscillator Start-up Timer (OST) and
Power-up Timer (PWRT)
.................................343
Send Break Character Sequence
............................228
Slave Mode General Call Address Sequence
(7 or 10-bit Address Mode)
..............................198
Slave Synchronization
.............................................181
Slow Rise Time (MCLR Tied to V
DD
via 1 k
Resistor)
...............................................40
SPI Mode (Slave Mode with CKE = 0)
.....................182
SPI Mode (Slave Mode with CKE = 1)
.....................182
SPI Mode Timing (Master Mode)
............................. 180
STOP Condition Receive or Transmit Mode
............ 208
Synchronous Reception (Master Mode, SREN)
...... 231
Synchronous Transmission
..................................... 229
Synchronous Transmission (Through TXEN)
.......... 230
Time-out Sequence on POR w/PLL Enabled
(MCLR Tied to V
DD
via 1 k
Resistor)
.............. 40
Time-out Sequence on Power-up
(MCLR Not Tied to V
DD
): Case 1
...................... 39
Time-out Sequence on Power-up
(MCLR Not Tied to V
DD
): Case 2
...................... 39
Time-out Sequence on Power-up (MCLR Tied
to V
DD
via 1 k
Resistor)
.................................. 39
Timer0 and Timer1 External Clock
.......................... 344
Timing for Transition Between Timer1 and
OSC1 (EC with PLL)
.......................................... 27
Timing for Transition Between Timer1 and
OSC1 (HS with PLL)
.......................................... 27
Transition Between Timer1 and OSC1
(HS, XT, LP)
...................................................... 26
Transition Between Timer1 and OSC1
(RC, EC)
............................................................ 28
Transition from OSC1 to Timer1 Oscillator
................ 26
USART Synchronous Receive (Master/Slave)
........ 355
USART Synchronous Transmission
(Master/Slave)
................................................. 355
Wake-up from SLEEP via Interrupt
.......................... 272
Timing Specifications
....................................................... 339
A/D Conversion Requirements
................................ 357
Capture/Compare/PWM Requirements
................... 345
CLKO and I/O Requirements
............................340
,
341
Example SPI Mode Requirements
(Master Mode, CKE = 0)
.................................. 347
Example SPI Mode Requirements
(Master Mode, CKE = 1)
.................................. 348
Example SPI Mode Requirements
(Slave Mode CKE = 0)
..................................... 349
Example SPI Slave Mode Requirements
(CKE = 1)
......................................................... 350
External Clock Requirements
.................................. 339
I
2
C Bus Data Requirements (Slave Mode)
.............. 352
I
2
C Bus START/STOP Bits Requirements
.............. 351
Master SSP I
2
C Bus Data Requirements
................ 354
Master SSP I
2
C Bus START/STOP Bits
Requirements
.................................................. 353
Parallel Slave Port Requirements
............................ 346
PLL Clock
................................................................ 339
Program Memory Write Requirements
.................... 342
RESET, Watchdog Timer, Oscillator Start-up
Timer, Power-up Timer and
Brown-out Reset Requirements
...................... 343
Timer0 and Timer1 External Clock
Requirements
.................................................. 344
USART Synchronous Receive Requirements
......... 355
USART Synchronous Transmission
Requirements
.................................................. 355
TRISE Register
PSPMODE Bit
...................................................113
,
130
TSTFSZ
........................................................................... 317
Two-Word Instructions
Example Cases
.......................................................... 48
TXSTAx Register
BRGH Bit
................................................................. 219
相關PDF資料
PDF描述
PIC18F6525-IPTQTP 64/80-Pin High Performance, 64-Kbyte Enhanced FLASH Microcontrollers with A/D
PIC18F6525-IPTSQTP 64/80-Pin High Performance, 64-Kbyte Enhanced FLASH Microcontrollers with A/D
PIC18F6621-EPTQTP 64/80-Pin High Performance, 64-Kbyte Enhanced FLASH Microcontrollers with A/D
PIC18F6621-EPTSQTP 64/80-Pin High Performance, 64-Kbyte Enhanced FLASH Microcontrollers with A/D
PIC18F6621-IPTQTP 64/80-Pin High Performance, 64-Kbyte Enhanced FLASH Microcontrollers with A/D
相關代理商/技術參數
參數描述
PIC18F6525-I/PT 功能描述:8位微控制器 -MCU 48KB 3840 RAM 52I/O RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數據總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數據 RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風格:SMD/SMT
PIC18F6525-I/PT 制造商:Microchip Technology Inc 功能描述:IC 8BIT FLASH MCU 18F6525 TQFP64
PIC18F6525T-I/PT 功能描述:8位微控制器 -MCU 48KB 3840 RAM 52I/O RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數據總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數據 RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風格:SMD/SMT
PIC18F6527-I/PT 功能描述:8位微控制器 -MCU 48 KB FL 4K RAM 70 I/O RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數據總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數據 RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風格:SMD/SMT
PIC18F6527-I/PT 制造商:Microchip Technology Inc 功能描述:8-Bit Microcontroller IC