• <small id="uvicv"><noframes id="uvicv"><small id="uvicv"></small></noframes></small>
  • 參數(shù)資料
    型號(hào): PIC18F4610-E/P
    廠商: Microchip Technology
    文件頁(yè)數(shù): 199/234頁(yè)
    文件大?。?/td> 0K
    描述: IC MCU FLASH 32KX16 40DIP
    產(chǎn)品培訓(xùn)模塊: Asynchronous Stimulus
    標(biāo)準(zhǔn)包裝: 10
    系列: PIC® 18F
    核心處理器: PIC
    芯體尺寸: 8-位
    速度: 25MHz
    連通性: I²C,SPI,UART/USART
    外圍設(shè)備: 欠壓檢測(cè)/復(fù)位,HLVD,POR,PWM,WDT
    輸入/輸出數(shù): 36
    程序存儲(chǔ)器容量: 64KB(32K x 16)
    程序存儲(chǔ)器類型: 閃存
    RAM 容量: 3.8K x 8
    電壓 - 電源 (Vcc/Vdd): 4.2 V ~ 5.5 V
    數(shù)據(jù)轉(zhuǎn)換器: A/D 13x10b
    振蕩器型: 內(nèi)部
    工作溫度: -40°C ~ 125°C
    封裝/外殼: 40-DIP(0.600",15.24mm)
    包裝: 管件
    配用: DVA18XP400-ND - DEVICE ADAPTER 18F4220 PDIP 40LD
    ACICE0206-ND - ADAPTER MPLABICE 40P 600 MIL
    第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)當(dāng)前第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)
    2009 Microchip Technology Inc.
    DS39636D-page 69
    PIC18F2X1X/4X1X
    SPBRGH
    EUSART Baud Rate Generator Register High Byte
    0000 0000
    SPBRG
    EUSART Baud Rate Generator Register Low Byte
    0000 0000
    RCREG
    EUSART Receive Register
    0000 0000
    TXREG
    EUSART Transmit Register
    0000 0000
    TXSTA
    CSRC
    TX9
    TXEN
    SYNC
    SENDB
    BRGH
    TRMT
    TX9D
    0000 0010
    RCSTA
    SPEN
    RX9
    SREN
    CREN
    ADDEN
    FERR
    OERR
    RX9D
    0000 000x
    IPR2
    OSCFIP
    CMIP
    BCLIP
    HLVDIP
    TMR3IP
    CCP2IP
    11-- 1111
    PIR2
    OSCFIF
    CMIF
    BCLIF
    HLVDIF
    TMR3IF
    CCP2IF
    00-- 0000
    PIE2
    OSCFIE
    CMIE
    BCLIE
    HLVDIE
    TMR3IE
    CCP2IE
    00-- 0000
    IPR1
    PSPIP(2)
    ADIP
    RCIP
    TXIP
    SSPIP
    CCP1IP
    TMR2IP
    TMR1IP
    1111 1111
    PIR1
    PSPIF(2)
    ADIF
    RCIF
    TXIF
    SSPIF
    CCP1IF
    TMR2IF
    TMR1IF
    0000 0000
    PIE1
    PSPIE(2)
    ADIE
    RCIE
    TXIE
    SSPIE
    CCP1IE
    TMR2IE
    TMR1IE
    0000 0000
    OSCTUNE
    INTSRC
    PLLEN(3)
    TUN4
    TUN3
    TUN2
    TUN1
    TUN0
    0q-0 0000
    TRISE(2)
    IBF
    OBF
    IBOV
    PSPMODE
    TRISE2
    TRISE1
    TRISE0
    0000 -111
    TRISD(2)
    PORTD Data Direction Control Register
    1111 1111
    TRISC
    PORTC Data Direction Control Register
    1111 1111
    TRISB
    PORTB Data Direction Control Register
    1111 1111
    TRISA
    TRISA7(5)
    TRISA6(5)
    Data Direction Control Register for PORTA
    1111 1111
    LATE(2)
    PORTE Data Latch Register
    (Read and Write to Data Latch)
    ---- -xxx
    LATD(2)
    PORTD Data Latch Register (Read and Write to Data Latch)
    xxxx xxxx
    LATC
    PORTC Data Latch Register (Read and Write to Data Latch)
    xxxx xxxx
    LATB
    PORTB Data Latch Register (Read and Write to Data Latch)
    xxxx xxxx
    LATA
    LATA7(6)
    LATA6(6)
    PORTA Data Latch Register (Read and Write to Data Latch)
    xxxx xxxx
    PORTE
    —RE3(4)
    RE2(2)
    RE1(2)
    RE0(2)
    ---- xxxx
    PORTD(2)
    RD7
    RD6
    RD5
    RD4
    RD3
    RD2
    RD1
    RD0
    xxxx xxxx
    PORTC
    RC7
    RC6
    RC5
    RC4
    RC3
    RC2
    RC1
    RC0
    xxxx xxxx
    PORTB
    RB7
    RB6
    RB5
    RB4
    RB3
    RB2
    RB1
    RB0
    xxxx xxxx
    PORTA
    RA7(5)
    RA6(5)
    RA5
    RA4
    RA3
    RA2
    RA1
    RA0
    xx0x 0000
    TABLE 5-2:
    REGISTER FILE SUMMARY (PIC18F2X1X/4X1X) (CONTINUED)
    File Name
    Bit 7
    Bit 6
    Bit 5
    Bit 4
    Bit 3
    Bit 2
    Bit 1
    Bit 0
    Value on
    POR, BOR
    Details
    on page:
    Legend:
    x = unknown, u = unchanged, — = unimplemented, q = value depends on condition
    Note
    1:
    The SBOREN bit is only available when the BOREN1:BOREN0 Configuration bits = 01; otherwise, it is disabled and reads as ‘0’. See
    Section 4.4 “Brown-out Reset (BOR)”.
    2:
    These registers and/or bits are not implemented on 28-pin devices and are read as
    0. Reset values are shown for 40/44-pin devices;
    individual unimplemented bits should be interpreted as ‘-’.
    3:
    The PLLEN bit is only available in specific oscillator configuration; otherwise it is disabled and reads as
    0. See Section 2.6.4 “PLL in
    INTOSC Modes”.
    4:
    The RE3 bit is only available when Master Clear Reset is disabled (MCLRE Configuration bit = 0). Otherwise, RE3 reads as 0. This bit is
    read-only.
    5:
    RA6/RA7 and their associated latch and direction bits are individually configured as port pins based on various primary oscillator modes.
    When disabled, these bits read as ‘0’.
    6:
    Bit 7 and bit 6 are cleared by user software or by a POR.
    相關(guān)PDF資料
    PDF描述
    DSPIC33FJ32GP202-E/SP IC DSPIC MCU/DSP 32K 28DIP
    VE-21J-IX-F1 CONVERTER MOD DC/DC 36V 75W
    VI-21J-IX-F4 CONVERTER MOD DC/DC 36V 75W
    PIC16C64A-10/P IC MCU OTP 2KX14 PWM 40DIP
    PIC18LF2580-I/SP IC PIC MCU FLASH 16KX16 28-DIP
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    PIC18F4610-I/ML 功能描述:8位微控制器 -MCU 64KB 3968 RAM 36 I/O RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    PIC18F4610-I/P 功能描述:8位微控制器 -MCU 64KB 3968 RAM 36 I/O RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    PIC18F4610-I/P 制造商:Microchip Technology Inc 功能描述:8-Bit Microcontroller IC
    PIC18F4610-I/PT 功能描述:8位微控制器 -MCU 64KB 3968 RAM 36 I/O RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    PIC18F4610T-I/ML 功能描述:8位微控制器 -MCU 64KB 3968 RAM 36 I/O RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT