• <thead id="77pwj"></thead>
        收藏本站
        • 您好,
          買(mǎi)賣(mài)IC網(wǎng)歡迎您。
        • 請(qǐng)登錄
        • 免費(fèi)注冊(cè)
        • 我的買(mǎi)賣(mài)
        • 新采購(gòu)0
        • VIP會(huì)員服務(wù)
        • [北京]010-87982920
        • [深圳]0755-82701186
        • 網(wǎng)站導(dǎo)航
        發(fā)布緊急采購(gòu)
        • IC現(xiàn)貨
        • IC急購(gòu)
        • 電子元器件
        VIP會(huì)員服務(wù)
        • 您現(xiàn)在的位置:買(mǎi)賣(mài)IC網(wǎng) > PDF目錄365361 > PI6C671F (Pericom Semiconductor Corp.) Clock Generator for Pentium Modules PDF資料下載
        參數(shù)資料
        型號(hào): PI6C671F
        廠商: Pericom Semiconductor Corp.
        英文描述: Clock Generator for Pentium Modules
        中文描述: 奔騰時(shí)鐘發(fā)生器模塊
        文件頁(yè)數(shù): 4/7頁(yè)
        文件大?。?/td> 199K
        代理商: PI6C671F
        第1頁(yè)第2頁(yè)第3頁(yè)當(dāng)前第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)
        395
        1
        2
        3
        4
        5
        6
        7
        8
        9
        10
        11
        12
        13
        14
        15
        PS8137A 03/15/99
        12345678901234567890123456789012123456789012345678901234567890121234567890123456789012345678901212345678901234567890123456789012123456789012
        12345678901234567890123456789012123456789012345678901234567890121234567890123456789012345678901212345678901234567890123456789012123456789012
        PI6C671F
        Clock Generator for Pentium Modules
        Byte 1: CPU 24/48 MHz Active/Inactive Register
        (1 = enable, 0 = disable)
        t
        B
        .
        N
        n
        p
        u
        r
        w
        o
        P
        @
        n
        o
        D
        7
        3
        2
        1
        )
        v
        n
        v
        A
        (
        z
        H
        M
        4
        2
        4
        6
        2
        2
        1
        )
        v
        n
        v
        A
        (
        z
        H
        M
        4
        2
        4
        5
        X
        )
        e
        v
        R
        (
        4
        A
        /
        N
        X
        )
        v
        n
        v
        A
        (
        4
        K
        L
        C
        U
        P
        C
        3
        8
        3
        1
        )
        v
        n
        v
        A
        (
        3
        K
        L
        C
        U
        P
        C
        2
        9
        3
        1
        )
        v
        n
        v
        A
        (
        2
        K
        L
        C
        U
        P
        C
        1
        1
        4
        1
        )
        v
        n
        v
        A
        (
        1
        K
        L
        C
        U
        P
        C
        0
        2
        4
        1
        )
        v
        n
        v
        A
        (
        0
        K
        L
        C
        U
        P
        C
        Byte3: SDRAM Active/Inactive Register
        (1 = enable, 0 = disable)
        t
        B
        .
        N
        n
        p
        u
        r
        w
        o
        P
        @
        n
        o
        D
        7
        6
        2
        1
        )
        v
        n
        v
        A
        (
        7
        M
        A
        R
        D
        S
        6
        7
        2
        1
        )
        v
        n
        v
        A
        (
        6
        M
        A
        R
        D
        S
        5
        9
        2
        1
        )
        v
        n
        v
        A
        (
        5
        M
        A
        R
        D
        S
        4
        0
        3
        1
        )
        v
        n
        v
        A
        (
        4
        M
        A
        R
        D
        S
        3
        2
        3
        1
        )
        v
        n
        v
        A
        (
        3
        M
        A
        R
        D
        S
        2
        3
        3
        1
        )
        v
        n
        v
        A
        (
        2
        M
        A
        R
        D
        S
        1
        5
        3
        1
        )
        v
        n
        v
        A
        (
        1
        M
        A
        R
        D
        S
        0
        6
        3
        1
        )
        v
        n
        v
        A
        (
        0
        M
        A
        R
        D
        S
        Byte 2: PCI Active/Inactive Register
        (1 = enable, 0 = disable)
        t
        B
        .
        N
        n
        p
        u
        r
        w
        o
        P
        @
        n
        o
        D
        7
        X
        )
        e
        v
        R
        (
        6
        8
        1
        )
        v
        n
        v
        A
        (
        F
        _
        K
        L
        C
        I
        C
        P
        5
        6
        1
        1
        )
        v
        n
        v
        A
        (
        5
        K
        L
        C
        I
        C
        P
        4
        4
        1
        1
        )
        v
        n
        v
        A
        (
        4
        K
        L
        C
        I
        C
        P
        3
        3
        1
        1
        )
        v
        n
        v
        A
        (
        3
        K
        L
        C
        I
        C
        P
        2
        2
        1
        1
        )
        v
        n
        v
        A
        (
        2
        K
        L
        C
        I
        C
        P
        1
        1
        1
        1
        )
        v
        n
        v
        A
        (
        1
        K
        L
        C
        I
        C
        P
        0
        9
        1
        )
        v
        n
        v
        A
        (
        0
        K
        L
        C
        I
        C
        P
        Byte 4: SDRAMActive/Inactive Register
        (1 = enable, 0 = disable)
        t
        B
        .
        N
        n
        P
        n
        o
        p
        c
        D
        7
        A
        /
        N
        )
        v
        a
        n
        v
        A
        (
        5
        1
        M
        A
        R
        D
        S
        6
        A
        /
        N
        )
        v
        a
        n
        v
        A
        (
        4
        1
        M
        A
        R
        D
        S
        5
        A
        /
        N
        )
        v
        a
        n
        v
        A
        (
        3
        1
        M
        A
        R
        D
        S
        4
        A
        /
        N
        )
        v
        a
        n
        v
        A
        (
        2
        1
        M
        A
        R
        D
        S
        3
        A
        /
        N
        )
        v
        a
        n
        v
        A
        (
        1
        1
        M
        A
        R
        D
        S
        2
        A
        /
        N
        )
        v
        a
        n
        v
        A
        (
        0
        1
        M
        A
        R
        D
        S
        1
        A
        /
        N
        )
        v
        a
        n
        v
        A
        (
        9
        M
        A
        R
        D
        S
        0
        A
        /
        N
        )
        v
        a
        n
        v
        A
        (
        8
        M
        A
        R
        D
        S
        Byte 5: Peripheral Active/Inactive Register
        (1 = enable, 0 = disable)
        t
        B
        .
        N
        n
        p
        u
        r
        w
        o
        P
        @
        n
        o
        D
        7
        X
        )
        e
        v
        R
        (
        6
        X
        )
        e
        v
        R
        (
        5
        1
        )
        e
        v
        R
        (
        4
        5
        4
        1
        )
        v
        n
        v
        A
        (
        C
        I
        A
        O
        I
        3
        X
        )
        e
        v
        R
        (
        2
        7
        4
        1
        )
        v
        n
        v
        A
        (
        2
        F
        E
        R
        1
        1
        1
        )
        v
        n
        v
        A
        (
        1
        F
        E
        R
        0
        2
        1
        )
        v
        n
        v
        A
        (
        0
        F
        E
        R
        Byte 6: Optional Register
        for Possible Future Requirements
        t
        B
        r
        b
        m
        u
        N
        n
        n
        o
        D
        7
        X
        )
        e
        v
        R
        (
        6
        X
        )
        e
        v
        R
        (
        5
        X
        )
        e
        v
        R
        (
        4
        X
        )
        e
        v
        R
        (
        3
        X
        )
        e
        v
        R
        (
        2
        X
        )
        e
        v
        R
        (
        1
        X
        )
        e
        v
        R
        (
        0
        X
        )
        e
        v
        R
        (
        相關(guān)PDF資料
        PDF描述
        PI6C671FV Clock Generator for Pentium Modules
        PI6C918AW 3.3V PRECISION CLOCK GENERATOR
        PI6C918 3.3V PRECISION CLOCK GENERATOR
        PI6C919 3.3V PRECISION CLOCK GENERATOR
        PI6C918BW 3.3V PRECISION CLOCK GENERATOR
        相關(guān)代理商/技術(shù)參數(shù)
        參數(shù)描述
        PI6C671FA 制造商:PERICOM 制造商全稱:Pericom Semiconductor Corporation 功能描述:Clock Generator for Pentium Modules
        PI6C671FV 制造商:PERICOM 制造商全稱:Pericom Semiconductor Corporation 功能描述:Clock Generator for Pentium Modules
        PI6C673FA 制造商:未知廠家 制造商全稱:未知廠家 功能描述:CPU System Clock Generator
        PI6C9107U-05P9 制造商:Pericom Semiconductor Corporation 功能描述:
        PI6C9107U-05W9 制造商:Pericom Semiconductor Corporation 功能描述:
        發(fā)布緊急采購(gòu),3分鐘左右您將得到回復(fù)。

        采購(gòu)需求

        (若只采購(gòu)一條型號(hào),填寫(xiě)一行即可)

        發(fā)布成功!您可以繼續(xù)發(fā)布采購(gòu)。也可以進(jìn)入我的后臺(tái),查看報(bào)價(jià)

        發(fā)布成功!您可以繼續(xù)發(fā)布采購(gòu)。也可以進(jìn)入我的后臺(tái),查看報(bào)價(jià)

        *型號(hào) *數(shù)量 廠商 批號(hào) 封裝
        添加更多采購(gòu)

        我的聯(lián)系方式

        *
        *
        *
        • VIP會(huì)員服務(wù) |
        • 廣告服務(wù) |
        • 付款方式 |
        • 聯(lián)系我們 |
        • 招聘銷(xiāo)售 |
        • 免責(zé)條款 |
        • 網(wǎng)站地圖

        感谢您访问我们的网站,您可能还对以下资源感兴趣:

        两性色午夜免费视频
        • <dfn id="xe7nc"><tbody id="xe7nc"></tbody></dfn>
            <center id="xe7nc"></center>