<thead id="cdh78"><sup id="cdh78"><thead id="cdh78"></thead></sup></thead>
<tr id="cdh78"><tt id="cdh78"><abbr id="cdh78"></abbr></tt></tr>
<label id="cdh78"></label>
  • 參數(shù)資料
    型號: OR2T10A-3BA208
    廠商: Electronic Theatre Controls, Inc.
    元件分類: FPGA
    英文描述: Field-Programmable Gate Arrays
    中文描述: 現(xiàn)場可編程門陣列
    文件頁數(shù): 67/192頁
    文件大?。?/td> 3148K
    代理商: OR2T10A-3BA208
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁當前第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁
    Data Sheet
    June 1999
    ORCA Series 2 FPGAs
    Lucent Technologies Inc.
    159
    Note: TPO is triggered when VDD reaches between 3.0 V to 4.0 V for the OR2CxxA and between 2.7 V and 3.0 V for the OR2TxxA/OR2TxxB.
    Slave Parallel Mode
    Power-on Reset Delay
    CCLK Period (OR2CxxA/OR2TxxA)
    CCLK Period (OR2TxxB)
    Configuration Latency (noncompressed):
    OR2C/2T04A
    OR2C/2T06A
    OR2C/2T08A
    OR2C/2T10A
    OR2C/2T12A
    OR2C/2T15A
    OR2T15B
    OR2C/2T26A
    OR2C/2T40A
    OR2T40B
    TPO
    TCCLK
    TCL
    4.33
    100.00
    25.0
    0.82
    1.14
    1.44
    1.86
    2.25
    2.76
    0.69
    3.84
    5.93
    1.48
    17.37
    ms
    ns
    ms
    Partial Reconfiguration (noncompressed):
    OR2C/2T04A
    OR2C/2T06A
    OR2C/2T08A
    OR2C/2T10A
    OR2C/2T12A
    OR2C/2T15A/2T15B
    OR2C/2T26A
    OR2C/2T40A/2T40B
    TPR
    1.70
    2.00
    2.20
    2.50
    2.70
    3.00
    3.50
    4.30
    s/frame
    INIT
    Timing
    INIT
    High to CCLK Delay:
    Slave Parallel
    Slave Serial
    Synchronous Peripheral
    Master Serial:
    (M3 = 1)
    (M3 = 0)
    Master Parallel:
    (M3 = 1)
    (M3 = 0)
    TINIT_CLK
    1.00
    1.06
    0.59
    5.28
    1.12
    4.51
    2.65
    21.47
    4.77
    s
    Initialization Latency (PRGM high to INIT high):
    OR2C/2T04A
    OR2C/2T06A
    OR2C/2T08A
    OR2C/2T10A
    OR2C/2T12A
    OR2C/2T15A/2T15B
    OR2C/2T26A
    OR2C/2T40A/2T40B
    TIL
    63.36
    74.98
    86.59
    98.21
    109.82
    121.44
    144.67
    181.90
    254.40
    301.04
    347.68
    394.32
    440.96
    487.60
    580.88
    730.34
    s
    INIT
    High to WR, Asynchronous Peripheral
    TINIT_WR
    1.50
    s
    Timing Characteristics (continued)
    Table 47. Series 2 General Configuration Mode Timing Characteristics (continued)
    OR2CxxA Commercial: VDD = 5.0 V ± 5%, 0 °C
    TA 70 °C; OR2CxxA Industrial: VDD = 5.0 V ± 10%, –40 °C TA +85 °C.
    OR2TxxA/B Commercial: VDD = 3.0 V to 3.6 V, 0 °C
    ≤ TA ≤ 70 °C; OR2TxxA/B Industrial: VDD = 3.0 V to 3.6 V,
    –40 °C
    ≤ TA ≤ +85 °C.
    Parameter
    Symbol
    Min
    Max
    Unit
    相關(guān)PDF資料
    PDF描述
    OR2T10A-3BA208I Ceramic Chip Capacitors / MIL-PRF-55681; Capacitance [nom]: 390pF; Working Voltage (Vdc)[max]: 100V; Capacitance Tolerance: +/-5%; Dielectric: Multilayer Ceramic; Temperature Coefficient: C0G (NP0); Lead Style: Surface Mount Chip; Lead Dimensions: 1206; Termination: Solder Coated SnPb; Body Dimensions: 0.125&quot; x 0.062&quot; x 0.051&quot;; Container: Bag; Features: MIL-PRF-55681: M Failure Rate
    OR2T10A-3BA240 Field-Programmable Gate Arrays
    OR2T10A-3BA240I Ceramic Chip Capacitors / MIL-PRF-55681; Capacitance [nom]: 390pF; Working Voltage (Vdc)[max]: 100V; Capacitance Tolerance: +/-5%; Dielectric: Multilayer Ceramic; Temperature Coefficient: C0G (NP0); Lead Style: Surface Mount Chip; Lead Dimensions: 1206; Termination: Solder Coated SnPb; Body Dimensions: 0.125&quot; x 0.062&quot; x 0.051&quot;; Container: Bag; Features: MIL-PRF-55681: R Failure Rate
    OR2T10A-3BA256 Field-Programmable Gate Arrays
    OR2T10A-3BA256I Field-Programmable Gate Arrays
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    OR2T10A4BA256-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 Use ECP/EC or XP RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2T10A4BA256I-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 1024 LUT 244 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2T10A4J160-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 1024 LUT 244 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2T10A4J160I-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 1024 LUT 244 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2T10A4S208-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 Use ECP/EC or XP RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256