• <small id="t3h0k"><ul id="t3h0k"></ul></small>        
    
    
    參數資料
    型號: OR2T08A-5BA160
    廠商: Electronic Theatre Controls, Inc.
    元件分類: FPGA
    英文描述: Field-Programmable Gate Arrays
    中文描述: 現場可編程門陣列
    文件頁數: 105/192頁
    文件大小: 3148K
    代理商: OR2T08A-5BA160
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁當前第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁
    Data Sheet
    ORCA Series 2 FPGAs
    June 1999
    2
    Lucent Technologies Inc.
    Table of Contents
    Contents
    Page
    Contents
    Page
    Features ...................................................................... 1
    Description................................................................... 3
    ORCA Foundry Development System Overview......... 5
    Architecture ................................................................. 5
    Programmable Logic Cells .......................................... 5
    Programmable Function Unit ................................... 5
    Look-Up Table Operating Modes ............................ 7
    Latches/Flip-Flops ................................................. 15
    PLC Routing Resources ........................................ 17
    PLC Architectural Description................................ 22
    Programmable Input/Output Cells ............................. 25
    Inputs ..................................................................... 25
    Outputs .................................................................. 26
    5 V Tolerant I/O (OR2TxxB) .................................. 27
    PCI Compliant I/O.................................................. 27
    PIC Routing Resources ......................................... 28
    PIC Architectural Description................................. 29
    PLC-PIC Routing Resources ................................. 30
    Interquad Routing ...................................................... 32
    Subquad Routing (OR2C40A/OR2T40A Only)...... 34
    PIC Interquad (MID) Routing ................................. 36
    Programmable Corner Cells ...................................... 37
    Programmable Routing.......................................... 37
    Special-Purpose Functions.................................... 37
    Clock Distribution Network ........................................ 37
    Primary Clock ........................................................ 37
    Secondary Clock ................................................... 38
    Selecting Clock Input Pins ..................................... 39
    FPGA States of Operation......................................... 40
    Initialization ............................................................ 40
    Configuration ......................................................... 41
    Start-Up ................................................................. 42
    Reconfiguration ..................................................... 42
    Partial Reconfiguration .......................................... 43
    Other Configuration Options .................................. 43
    Configuration Data Format ........................................ 43
    Using
    ORCA Foundry to Generate
    Configuration RAM Data..................................... 44
    Configuration Data Frame ..................................... 44
    Bit Stream Error Checking......................................... 47
    FPGA Configuration Modes....................................... 47
    Master Parallel Mode............................................. 47
    Master Serial Mode ............................................... 48
    Asynchronous Peripheral Mode ............................ 49
    Synchronous Peripheral Mode .............................. 49
    Slave Serial Mode ................................................. 50
    Slave Parallel Mode............................................... 50
    Daisy Chain ........................................................... 51
    Special Function Blocks ............................................ 52
    Single Function Blocks .......................................... 52
    Boundary Scan ...................................................... 54
    Boundary-Scan Instructions...................................55
    ORCA Boundary-Scan Circuitry ............................56
    ORCA Timing Characteristics....................................60
    Estimating Power Dissipation ....................................61
    OR2CxxA...............................................................61
    OR2TxxA ...............................................................63
    OR2T15B and OR2T40B .......................................65
    Pin Information ..........................................................66
    Pin Descriptions.....................................................66
    Package Compatibility ...........................................68
    Compatibility with Series 3 FPGAs ........................70
    Package Thermal Characteristics............................126
    QJA ......................................................................126
    yJC.......................................................................126
    QJC......................................................................126
    QJB......................................................................126
    Package Coplanarity ...............................................127
    Package Parasitics ..................................................127
    Absolute Maximum Ratings .....................................129
    Recommended Operating Conditions......................129
    Electrical Characteristics .........................................130
    Timing Characteristics .............................................132
    Series 2................................................................160
    Measurement Conditions.........................................169
    Output Buffer Characteristics...................................170
    OR2CxxA.............................................................170
    OR2TxxA .............................................................171
    OR2TxxB .............................................................172
    Package Outline Drawings ......................................173
    Terms and Definitions ..........................................173
    84-Pin PLCC........................................................174
    100-Pin TQFP ......................................................175
    144-Pin TQFP ......................................................176
    160-Pin QFP ........................................................177
    208-Pin SQFP......................................................178
    208-Pin SQFP2....................................................179
    240-Pin SQFP......................................................180
    240-Pin SQFP2....................................................181
    256-Pin PBGA .....................................................182
    304-Pin SQFP......................................................183
    304-Pin SQFP2....................................................184
    352-Pin PBGA .....................................................185
    432-Pin EBGA .....................................................186
    Ordering Information................................................187
    Index ........................................................................189
    相關PDF資料
    PDF描述
    OR2T08A-5BA160I Field-Programmable Gate Arrays
    OR2T08A-5BA208 Field-Programmable Gate Arrays
    OR2T08A-5BA208I Field-Programmable Gate Arrays
    OR2T08A-5BA240 Field-Programmable Gate Arrays
    OR2T08A-5BA240I Field-Programmable Gate Arrays
    相關代理商/技術參數
    參數描述
    OR2T08A5BA256-DB 功能描述:FPGA - 現場可編程門陣列 Use ECP/EC or XP RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2T08A5J160-DB 功能描述:FPGA - 現場可編程門陣列 784 LUT 209 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2T08A5M84-D 制造商:Lattice Semiconductor Corporation 功能描述:
    OR2T08A5S208-DB 功能描述:FPGA - 現場可編程門陣列 Use ECP/EC or XP RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2T08A5S240-DB 功能描述:FPGA - 現場可編程門陣列 784 LUT 209 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256