<ins id="xpvmq"><sup id="xpvmq"><dd id="xpvmq"></dd></sup></ins>
  • <ins id="xpvmq"></ins>
    <thead id="xpvmq"></thead>
    <nobr id="xpvmq"><dfn id="xpvmq"></dfn></nobr>
    <thead id="xpvmq"></thead>
    參數(shù)資料
    型號: OR2C40A-2BC208I
    廠商: Electronic Theatre Controls, Inc.
    英文描述: +/-3 A High-Efficiency PWM Power Driver 32-HLQFP -40 to 85
    中文描述: 現(xiàn)場可編程門陣列
    文件頁數(shù): 79/192頁
    文件大?。?/td> 3148K
    代理商: OR2C40A-2BC208I
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁當前第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁
    Data Sheet
    June 1999
    ORCA Series 2 FPGAs
    Lucent Technologies Inc.
    79
    82
    83
    84
    85
    86
    87
    88
    89
    90
    91
    92
    93
    94
    95
    96
    97
    98
    99
    100
    101
    102
    103
    104
    105
    106
    107
    108
    109
    110
    111
    112
    113
    114
    115
    116
    117
    118
    119
    120
    121
    122
    RESET
    PRGM
    PR10A
    PR10B
    PR10C
    PR10D
    PR9A
    PR9B
    PR9C
    PR9D
    PR8A
    PR8B
    PR8D
    PR7A
    PR7D
    V
    SS
    PR6A
    PR6C
    PR6D
    V
    DD
    PR5A
    PR5C
    PR5D
    V
    SS
    PR4A
    PR4C
    PR4D
    PR3A
    PR3B
    PR3D
    PR2A
    PR2C
    PR2D
    PR1A
    PR1B
    PR1C
    PR1D
    V
    SS
    RD_CFG
    V
    DD
    V
    SS
    RESET
    PRGM
    PR12A
    PR12D
    PR11A
    PR11B
    PR10A
    PR10B
    PR10C
    PR10D
    PR9A
    PR9B
    PR9D
    PR8A
    PR8D
    V
    SS
    PR7A
    PR7C
    PR7D
    V
    DD
    PR6A
    PR6C
    PR6D
    V
    SS
    PR5A
    PR5C
    PR5D
    PR4A
    PR4B
    PR4D
    PR3A
    PR3C
    PR3D
    PR2A
    PR2C
    PR2D
    PR1A
    V
    SS
    RD_CFG
    V
    DD
    V
    SS
    RESET
    PRGM
    PR14A
    PR13A
    PR13D
    PR12A
    PR11A
    PR11B
    PR11C
    PR11D
    PR10A
    PR10B
    PR10D
    PR9A
    PR9D
    V
    SS
    PR8A
    PR8C
    PR8D
    V
    DD
    PR7A
    PR7C
    PR7D
    V
    SS
    PR6A
    PR6C
    PR6D
    PR5A
    PR5B
    PR5D
    PR4A
    PR4B
    PR4D
    PR3A
    PR3C
    PR3D
    PR2A
    V
    SS
    RD_CFG
    V
    DD
    V
    SS
    RESET
    PRGM
    PR16A
    PR15A
    PR15D
    PR14A
    PR13B
    PR13C
    PR12A
    PR12B
    PR11A
    PR11B
    PR11D
    PR10A
    PR10D
    V
    SS
    PR9A
    PR9C
    PR9D
    V
    DD
    PR8A
    PR8C
    PR8D
    V
    SS
    PR7A
    PR7C
    PR7D
    PR6A
    PR6B
    PR6D
    PR5A
    PR4B
    PR4D
    PR3A
    PR3C
    PR3D
    PR2A
    V
    SS
    RD_CFG
    V
    DD
    V
    SS
    RESET
    PRGM
    I/O-M0
    I/O
    I/O
    I/O
    I/O-M1
    I/O
    I/O
    I/O
    I/O-M2
    I/O
    I/O
    I/O-M3
    I/O
    V
    SS
    I/O
    I/O
    I/O
    V
    DD
    I/O
    I/O
    I/O
    V
    SS
    I/O-V
    DD
    5
    I/O
    I/O
    I/O-CS1
    I/O
    I/O
    I/O-
    CS0
    I/O
    I/O
    I/O-
    RD
    I/O
    I/O
    I/O-
    WR
    V
    SS
    RD_CFG
    V
    DD
    V
    SS
    Pin Information
    (continued)
    Table 22. OR2C/2T04A, OR2C/2T06A, OR2C/2T08A, and OR2C/2T10A 160-Pin QFP Pinout
    (continued)
    Pin
    2C/2T04A Pad
    2C/2T06A Pad
    2C/2T08A Pad
    2C/2T10A Pad
    Function
    Note: The pins labeled I/O-V
    DD
    5 are user I/Os for the OR2CxxA and OR2TxxB series, but they are connected to V
    DD
    5 for the OR2TxxA
    series.
    相關PDF資料
    PDF描述
    OR2C40A-2BC240 Field-Programmable Gate Arrays
    OR2C40A-2BC240I 2-Vrms DirectPath&amp;#153; Pop-free Fixed Input Gain Line Driver 20-QFN -40 to 85
    OR2C40A-2BC304 Field-Programmable Gate Arrays
    OR2C40A-2BC304I 2-Vrms DirectPath&amp;#153; Pop-free Fixed Input Gain Line Driver 20-QFN -40 to 85
    OR2C40A-2BC352 Field-Programmable Gate Arrays
    相關代理商/技術參數(shù)
    參數(shù)描述
    OR2C40A3PS208I-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 3600 LUT 342 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2C40A3PS240I-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 3600 LUT 342 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2C40A3PS304I-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 Use ECP/EC or XP RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2C40A4BC432-DB 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:Lattice Semiconductor Corporation 功能描述:
    OR2C40A4PS208-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 3600 LUT 342 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    <nobr id="6lgnr"><ul id="6lgnr"></ul></nobr>
    <small id="6lgnr"><ul id="6lgnr"></ul></small>
  • <dd id="6lgnr"><acronym id="6lgnr"><code id="6lgnr"></code></acronym></dd>
    • <ins id="6lgnr"><div id="6lgnr"><tfoot id="6lgnr"></tfoot></div></ins>
      <i id="6lgnr"><optgroup id="6lgnr"><li id="6lgnr"></li></optgroup></i>
    • <ins id="6lgnr"><sup id="6lgnr"><dd id="6lgnr"></dd></sup></ins>