• <form id="ytl20"><em id="ytl20"></em></form>
  • <dd id="ytl20"><meter id="ytl20"><fieldset id="ytl20"></fieldset></meter></dd>
  • 參數(shù)資料
    型號(hào): OR2C12A-4M352
    廠商: Electronic Theatre Controls, Inc.
    元件分類: FPGA
    英文描述: Field-Programmable Gate Arrays
    中文描述: 現(xiàn)場(chǎng)可編程門陣列
    文件頁(yè)數(shù): 43/192頁(yè)
    文件大?。?/td> 3148K
    代理商: OR2C12A-4M352
    第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)當(dāng)前第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)
    Data Sheet
    June 1999
    ORCA Series 2 FPGAs
    Lucent Technologies Inc.
    137
    Timing Characteristics (continued)
    Table 34B. OR2TxxB Ripple Mode PFU Timing Characteristics
    OR2TxxB Commercial: VDD = 3.0 V to 3.6 V, 0 °C
    TA 70 °C; OR2TxxB Industrial: VDD = 3.0 V to 3.6 V, –40 °C TA
    +85 °C.
    Parameter
    Symbol
    Speed
    Unit
    -7
    -8
    Min
    Max
    Min
    Max
    Ripple Setup Times
    (TJ = 85 °C, VDD = min):
    Operands to Clock (A[3:0], B[3:0] to CK)
    Bitwise Operands to Clock
    (A[i], B[i] to CK at F[i])
    Carry-in from Fast Carry to Clock
    (CIN to CK)
    Carry-in from General Routing to Clock
    (B4 to CK)
    Add/Subtract to Clock (A4 to CK)
    RIP_SET
    FRIP_SET
    CIN_SET
    B4_SET
    AS_SET
    2.4
    1.1
    1.6
    1.0
    2.9
    1.9
    0.9
    1.3
    0.8
    2.3
    ns
    Ripple Hold Times (TJ = all, VDD = all): All
    TH
    ns
    Ripple Delays (TJ = 85 °C, VDD = min):
    Operands to Carry-out (A[3:0], B[3:0]
    to COUT)
    Operands to Carry-out (A[3:0], B[3:0]
    to O4)
    Operands to PFU Out (A[3:0], B[3:0]
    to F[3:0])
    Bitwise Operands to PFU Out (A[i], B[i]
    to F[i])
    Carry-in from Fast Carry to Carry-out
    (CIN to COUT)
    Carry-in from Fast Carry to Carry-out
    (CIN to O4)
    Carry-in from Fast Carry to PFU Out
    (CIN to F[3:0])
    Carry-in from General Routing to Carry-
    out (B4 to COUT)
    Carry-in from General Routing to Carry-
    out (B4 to O4)
    Carry-in from General Routing to PFU Out
    (B4 to F[3:0])
    Add/Subtract to Carry-out (A4 to COUT)
    Add/Subtract to Carry-out (A4 to O4)
    Add/Subtract to PFU Out (A4 to F[3:0])
    RIP_CODEL
    RIP_O4DEL
    RIP_DEL
    FRIP_DEL
    CIN_CODEL
    CIN_O4DEL
    CIN_DEL
    B4_CODEL
    B4_O4DEL
    B4_DEL
    AS_CODEL
    AS_O4DEL
    AS_DEL
    2.2
    3.0
    3.1
    1.4
    0.7
    1.4
    1.9
    0.7
    1.4
    1.9
    2.7
    3.4
    3.6
    1.8
    2.4
    2.5
    1.1
    0.6
    1.2
    1.5
    0.6
    1.2
    1.5
    2.2
    2.8
    2.9
    ns
    Notes: The new 4 x 1 multiplier and 4-bit comparator submodes use the appropriate ripple mode timing shown above.
    相關(guān)PDF資料
    PDF描述
    OR2C12A-4M352I Field-Programmable Gate Arrays
    OR2C12A-4M84 Field-Programmable Gate Arrays
    OR2C12A-4M84I Field-Programmable Gate Arrays
    OR2C12A-4PS208 Field-Programmable Gate Arrays
    OR2C12A-4PS208I Field-Programmable Gate Arrays
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    OR2C12A4M84-D 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 Use ECP/EC or XP RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2C12A4S208-DB 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 Use ECP/EC or XP RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2C12A4S208-DBA1357 制造商:Rochester Electronics LLC 功能描述:- Bulk
    OR2C12A4S240-DB 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 Use ECP/EC or XP RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2C12A4S304-DB 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 Use ECP/EC or XP RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256