第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁當(dāng)前第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁
![](http://datasheet.mmic.net.cn/180000/OR2C06A-7J160_datasheet_11339907/OR2C06A-7J160_164.png)
Data Sheet
ORCA Series 2 FPGAs
June 1999
164
Lucent Technologies Inc.
Timing Characteristics (continued)
Note: Serial data is transmitted out on DOUT 1.5 clock cycles after the byte is input D[7:0].
Figure 69. Synchronous Peripheral Configuration Mode Timing Diagram
Table 51A. OR2CxxA/OR2TxxA Synchronous Peripheral Configuration Mode Timing Characteristics
OR2CxxA Commercial: VDD = 5.0 V ± 5%, 0 °C
≤ TA ≤ 70 °C; OR2CxxA Industrial: VDD = 5.0 V ± 10%, –40 °C ≤ TA ≤ +85 °C.
OR2TxxA Commercial: VDD = 3.0 V to 3.6 V, 0 °C
≤ TA ≤ 70 °C; OR2TxxA Industrial: VDD = 3.0 V to 3.6 V, –40 °C ≤ TA ≤ +85 °C.
Parameter
Symbol
Min
Max
Unit
D[7:0] Setup Time
TS
20
—
ns
D[7:0] Hold Time
TH
0—
ns
CCLK High Time
TCH
50
—
ns
CCLK Low Time
TCL
50
—
ns
CCLK Frequency
FC
—10
MHz
CCLK to DOUT
TD
—30
ns
Table 51B. OR2TxxB Synchronous Peripheral Configuration Mode Timing Characteristics
OR2TxxB Commercial: VDD = 3.0 V to 3.6 V, 0 °C
≤ TA ≤ 70 °C; OR2TxxB Industrial: VDD = 3.0 V to 3.6 V, –40 °C ≤ TA ≤ +85 °C.
Parameter
Symbol
Min
Max
Unit
D[7:0] Setup Time
TS
15
—
ns
D[7:0] Hold Time
TH
0—
ns
CCLK High Time
TCH
12.5
—
ns
CCLK Low Time
TCL
12.5
—
ns
CCLK Frequency
FC
—40
MHz
CCLK to DOUT
TD
—10
ns
5-4534(F)
CCLK
INIT
D[7:0]
DOUT
RDY
01
2
3
4
BYTE 0
BYTE 1
TINIT_CLK
TCH
TCL
TH
TS
TD
5
6
7
0
相關(guān)PDF資料 |
PDF描述 |
---|---|
OR2C06A-5S160I | Field-Programmable Gate Arrays |
OR2C06A-5S208I | Field-Programmable Gate Arrays |
OR2C06A-5S240 | Field-Programmable Gate Arrays |
OR2C06A-5S240I | Field-Programmable Gate Arrays |
OR2C06A-5S256 | Field-Programmable Gate Arrays |
相關(guān)代理商/技術(shù)參數(shù) |
參數(shù)描述 |
---|---|
OR2C06A-5S160I | 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Gate Arrays |
OR2C06A-5S208 | 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Gate Arrays |
OR2C06A-5S208I | 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Gate Arrays |
OR2C06A-5S240 | 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Gate Arrays |
OR2C06A-5S240I | 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Gate Arrays |
發(fā)布緊急采購,3分鐘左右您將得到回復(fù)。