參數(shù)資料
            型號: MQ80C52CXXX-25SHXXX:RD
            廠商: ATMEL CORP
            元件分類: 微控制器/微處理器
            英文描述: 8-BIT, MROM, 25 MHz, MICROCONTROLLER, CQFP44
            封裝: CERAMIC, QFP-44
            文件頁數(shù): 509/586頁
            文件大?。?/td> 25028K
            第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁第415頁第416頁第417頁第418頁第419頁第420頁第421頁第422頁第423頁第424頁第425頁第426頁第427頁第428頁第429頁第430頁第431頁第432頁第433頁第434頁第435頁第436頁第437頁第438頁第439頁第440頁第441頁第442頁第443頁第444頁第445頁第446頁第447頁第448頁第449頁第450頁第451頁第452頁第453頁第454頁第455頁第456頁第457頁第458頁第459頁第460頁第461頁第462頁第463頁第464頁第465頁第466頁第467頁第468頁第469頁第470頁第471頁第472頁第473頁第474頁第475頁第476頁第477頁第478頁第479頁第480頁第481頁第482頁第483頁第484頁第485頁第486頁第487頁第488頁第489頁第490頁第491頁第492頁第493頁第494頁第495頁第496頁第497頁第498頁第499頁第500頁第501頁第502頁第503頁第504頁第505頁第506頁第507頁第508頁當前第509頁第510頁第511頁第512頁第513頁第514頁第515頁第516頁第517頁第518頁第519頁第520頁第521頁第522頁第523頁第524頁第525頁第526頁第527頁第528頁第529頁第530頁第531頁第532頁第533頁第534頁第535頁第536頁第537頁第538頁第539頁第540頁第541頁第542頁第543頁第544頁第545頁第546頁第547頁第548頁第549頁第550頁第551頁第552頁第553頁第554頁第555頁第556頁第557頁第558頁第559頁第560頁第561頁第562頁第563頁第564頁第565頁第566頁第567頁第568頁第569頁第570頁第571頁第572頁第573頁第574頁第575頁第576頁第577頁第578頁第579頁第580頁第581頁第582頁第583頁第584頁第585頁第586頁
            557
            8272E–AVR–04/2013
            ATmega164A/PA/324A/PA/644A/PA/1284/P
            Notes:
            1. For compatibility with future devices, reserved bits should be written to zero if accessed. Reserved I/O memory addresses
            should never be written.
            2. I/O registers within the address range $00 - $1F are directly bit-accessible using the SBI and CBI instructions. In these reg-
            isters, the value of single bits can be checked by using the SBIS and SBIC instructions.
            3. Some of the status flags are cleared by writing a logical one to them. Note that the CBI and SBI instructions will operate on
            all bits in the I/O register, writing a one back into any flag read as set, thus clearing the flag. The CBI and SBI instructions
            work with registers 0x00 to 0x1F only.
            4. When using the I/O specific commands IN and OUT, the I/O addresses $00 - $3F must be used. When addressing I/O regis-
            ters as data space using LD and ST instructions, $20 must be added to these addresses.
            The ATmega164A/164PA/324A/324PA/644A/644PA/1284/1284P is a complex microcontroller with more peripheral units
            than can be supported within the 64 location reserved in Opcode for the IN and OUT instructions. For the Extended I/O
            5. USART in SPI Master Mode.
            6. Only available in the ATmega164PA/324PA/644PA/1284P.
            7. Only available in the ATmega1284/1284P
            0x1C (0x3C)
            EIFR
            -
            INTF2
            INTF1
            INTF0
            0x1B (0x3B)
            PCIFR
            -
            PCIF3
            PCIF2
            PCIF1
            PCIF0
            0x1A (0x3A)
            Reserved
            -
            0x19 (0x39)
            Reserved
            -
            0x18 (0x38)
            TIFR3
            -
            -ICF3
            -
            -OCF3B
            OCF3A
            TOV3
            0x17 (0x37)
            TIFR2
            -
            -OCF2B
            OCF2A
            TOV2
            0x16 (0x36)
            TIFR1
            -
            -ICF1
            -
            -OCF1B
            OCF1A
            TOV1
            0x15 (0x35)
            TIFR0
            -
            -OCF0B
            OCF0A
            TOV0
            0x14 (0x34)
            Reserved
            -
            0x13 (0x33)
            Reserved
            -
            0x12 (0x32)
            Reserved
            -
            0x11 (0x31)
            Reserved
            -
            0x10 (0x30)
            Reserved
            -
            0x0F (0x2F)
            Reserved
            -
            0x0E (0x2E)
            Reserved
            -
            0x0D (0x2D)
            Reserved
            -
            0x0C (0x2C)
            Reserved
            -
            0x0B (0x2B)
            PORTD
            PORTD7
            PORTD6
            PORTD5
            PORTD4
            PORTD3
            PORTD2
            PORTD1
            PORTD0
            0x0A (0x2A)
            DDRD
            DDD7
            DDD6
            DDD5
            DDD4
            DDD3
            DDD2
            DDD1
            DDD0
            0x09 (0x29)
            PIND
            PIND7
            PIND6
            PIND5
            PIND4
            PIND3
            PIND2
            PIND1
            PIND0
            0x08 (0x28)
            PORTC
            PORTC7
            PORTC6
            PORTC5
            PORTC4
            PORTC3
            PORTC2
            PORTC1
            PORTC0
            0x07 (0x27)
            DDRC
            DDC7
            DDC6
            DDC5
            DDC4
            DDC3
            DDC2
            DDC1
            DDC0
            0x06 (0x26)
            PINC
            PINC7
            PINC6
            PINC5
            PINC4
            PINC3
            PINC2
            PINC1
            PINC0
            0x05 (0x25)
            PORTB
            PORTB7
            PORTB6
            PORTB5
            PORTB4
            PORTB3
            PORTB2
            PORTB1
            PORTB0
            0x04 (0x24)
            DDRB
            DDB7
            DDB6
            DDB5
            DDB4
            DDB3
            DDB2
            DDB1
            DDB0
            0x03 (0x23)
            PINB
            PINB7
            PINB6
            PINB5
            PINB4
            PINB3
            PINB2
            PINB1
            PINB0
            0x02 (0x22)
            PORTA
            PORTA7
            PORTA6
            PORTA5
            PORTA4
            PORTA3
            PORTA2
            PORTA1
            PORTA0
            0x01 (0x21)
            DDRA
            DDA7
            DDA6
            DDA5
            DDA4
            DDA3
            DDA2
            DDA1
            DDA0
            0x00 (0x20)
            PINA
            PINA7
            PINA6
            PINA5
            PINA4
            PINA3
            PINA2
            PINA1
            PINA0
            Address
            Name
            Bit 7
            Bit 6
            Bit 5
            Bit 4
            Bit 3
            Bit 2
            Bit 1
            Bit 0
            Page
            相關(guān)PDF資料
            PDF描述
            MQ80C52TXXX-16SHXXX:D 8-BIT, MROM, 16 MHz, MICROCONTROLLER, CQFP44
            MC80C32-20/883 8-BIT, 20 MHz, MICROCONTROLLER, CDIP40
            MC80C32E-36 8-BIT, 36 MHz, MICROCONTROLLER, CDIP40
            MC80C52EXXX-16SHXXX 8-BIT, MROM, 16 MHz, MICROCONTROLLER, CDIP40
            MC80C52TXXX-16:D 8-BIT, MROM, 16 MHz, MICROCONTROLLER, CDIP40
            相關(guān)代理商/技術(shù)參數(shù)
            參數(shù)描述
            MQ82370-20 制造商:Rochester Electronics LLC 功能描述:- Bulk
            MQ8238020 制造商:Intel 功能描述:CONTROLLER: OTHER
            MQ82380-20 制造商:Rochester Electronics LLC 功能描述:- Bulk
            MQ82380-20/R 制造商:Rochester Electronics LLC 功能描述:
            MQ82592 制造商:Rochester Electronics LLC 功能描述:- Bulk