參數(shù)資料
型號(hào): MPC5606SCLQ6
廠(chǎng)商: FREESCALE SEMICONDUCTOR INC
元件分類(lèi): 微控制器/微處理器
英文描述: 32-BIT, FLASH, 64 MHz, MICROCONTROLLER, PQFP144
封裝: 20 X 20 MM, 1.40 MM HEIGHT, 0.50 MM PITCH, ROHS COMPLIANT, LQFP-144
文件頁(yè)數(shù): 16/136頁(yè)
文件大?。?/td> 858K
代理商: MPC5606SCLQ6
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)當(dāng)前第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)
MPC5606S Microcontroller Data Sheet, Rev. 7
Freescale Semiconductor
112
3.20.7
Deserial Serial Peripheral Interface (DSPI)
Table 62. DSPI timing1
1 DSPI timing specified at VDDE_x = 3.0 V to 5.5 V, T
A = 40 to 105 °C, and CL = 50 pF with SRC = 0b11.
N
o.
Symbol
C
Parameter
Conditions
Value
Unit
Min
Max
1tSCK
CC
D DSPI Cycle TIme2,3
2 The minimum SCK Cycle Time restricts the baud rate selection for given system clock rate.
3 The actual minimum SCK Cycle Time is limited by pad performance.
Master (MTFE = 0)
Slave (MTFE = 0)
Slave Receive Only Mode
62
ns
2tCSC
CC
D PCS to SCK Delay4
4 The maximum value is programmable in DSPI_CTARx[PSSCK] and DSPI_CTARx[CSSCK], program PSSCK = 2 and CSSCK
= 2
—20
ns
3tASC
CC
D After SCK Delay5
5 The maximum value is programmable in DSPI_CTARx[PASC] and DSPI_CTARx[ASC]
—20
ns
4tSDC
CC
D SCK Duty Cycle
0.4 x tSCK
0.6 x tSCK
ns
5tA
CC
D Slave Access Time
(PCSx active to SOUT driven)
SS active to SOUT valid
40
ns
6tDIS
CC
D Slave SOUT Disable Time
(PCSx inactive to SOUT High-Z or
invalid)
SS inactive to SOUT High-Z or
invalid
10
ns
7tPCSC
PCSx to PCSS time
20
—ns
8tPASC
PCSS to PCSx time
20
—ns
9tSUI
CC
D Data Setup Time for Inputs
Master (MTFE = 0)
Slave
Master (MTFE = 1, CPHA = 0)6
Master (MTFE = 1, CPHA = 1)
6 This delay value is corresponding to SMPL_PT = 00b which is bit field 9 and 8 of DSPI_MCR register.
35
2
20
35
ns
10
tHI
CC
D Data Hold Time for Inputs
Master (MTFE = 0)
Slave
Master (MTFE = 1, CPHA = 0)6
Master (MTFE = 1, CPHA = 1)
–5
5
10
–5
ns
11 tSUO
CC
D Data Valid (after SCK edge)
Master (MTFE = 0)
Slave
Master (MTFE = 1, CPHA = 0)
Master (MTFE = 1, CPHA = 1)
14
39
24
15
ns
12
tHO
CC
D Data Hold Time for Outputs
Master (MTFE = 0)
Slave
Master (MTFE = 1, CPHA = 0)
Master (MTFE = 1, CPHA = 1)
–3
6
12
–3
ns
相關(guān)PDF資料
PDF描述
MPC5606SVLQ6R 32-BIT, FLASH, 64 MHz, MICROCONTROLLER, PQFP144
MPC5606SVLU6R 32-BIT, FLASH, 64 MHz, MICROCONTROLLER, PQFP176
MPC5606SVLU6 32-BIT, FLASH, 64 MHz, MICROCONTROLLER, PQFP176
MPC5606SCLQ6R 32-BIT, FLASH, 64 MHz, MICROCONTROLLER, PQFP144
MPC5607BCLQ6R FLASH, 64 MHz, MICROCONTROLLER, PQFP144
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MPC5606S-DEMO-V2 功能描述:開(kāi)發(fā)板和工具包 - 其他處理器 EVB MPC5606S RoHS:否 制造商:Freescale Semiconductor 產(chǎn)品:Development Systems 工具用于評(píng)估:P3041 核心:e500mc 接口類(lèi)型:I2C, SPI, USB 工作電源電壓:
MPC5607B 制造商:Freescale Semiconductor 功能描述:
MPC5607B_13 制造商:FREESCALE 制造商全稱(chēng):Freescale Semiconductor, Inc 功能描述:MicrocontrollerData Sheet
MPC5607BECLLR 制造商:FREESCALE 制造商全稱(chēng):Freescale Semiconductor, Inc 功能描述:Microcontroller
MPC5607BECLQR 制造商:FREESCALE 制造商全稱(chēng):Freescale Semiconductor, Inc 功能描述:Microcontroller