<rt id="em17m"></rt>

            收藏本站
            • 您好,
              買賣IC網(wǎng)歡迎您。
            • 請登錄
            • 免費注冊
            • 我的買賣
            • 新采購0
            • VIP會員服務(wù)
            • [北京]010-87982920
            • [深圳]0755-82701186
            • 網(wǎng)站導(dǎo)航
            發(fā)布緊急采購
            • IC現(xiàn)貨
            • IC急購
            • 電子元器件
            VIP會員服務(wù)
            • 您現(xiàn)在的位置:買賣IC網(wǎng) > PDF目錄45261 > MC80C32-25SBD (ATMEL CORP) 8-BIT, 25 MHz, MICROCONTROLLER, CDIP40 PDF資料下載
            參數(shù)資料
            型號: MC80C32-25SBD
            廠商: ATMEL CORP
            元件分類: 微控制器/微處理器
            英文描述: 8-BIT, 25 MHz, MICROCONTROLLER, CDIP40
            封裝: 0.600 INCH, SIDE BRAZED, DIP-40
            文件頁數(shù): 271/339頁
            文件大小: 22337K
            代理商: MC80C32-25SBD
            第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁當(dāng)前第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁
            37
            XMEGA C3 [DATASHEET]
            8492F–AVR–07/2013
            20.
            USB – Universal Serial Bus Interface
            20.1
            Features
            One USB 2.0 full speed (12Mbps) and low speed (1.5Mbps) device compliant interface
            Integrated on-chip USB transceiver, no external components needed
            16 endpoint addresses with full endpoint flexibility for up to 31 endpoints
            One input endpoint per endpoint address
            One output endpoint per endpoint address
            Endpoint address transfer type selectable to
            Control transfers
            Interrupt transfers
            Bulk transfers
            Isochronous transfers
            Configurable data payload size per endpoint, up to 1023 bytes
            Endpoint configuration and data buffers located in internal SRAM
            Configurable location for endpoint configuration data
            Configurable location for each endpoint's data buffer
            Built-in direct memory access (DMA) to internal SRAM for:
            Endpoint configurations
            Reading and writing endpoint data
            Ping-pong operation for higher throughput and double buffered operation
            Input and output endpoint data buffers used in a single direction
            CPU can update data buffer during transfer
            Multipacket transfer for reduced interrupt load and software intervention
            Data payload exceeding maximum packet size is transferred in one continuous transfer
            No interrupts or software interaction on packet transaction level
            Transaction complete FIFO for workflow management when using multiple endpoints
            Tracks all completed transactions in a first-come, first-served work queue
            Clock selection independent of system clock source and selection
            Minimum 1.5MHz CPU clock required for low speed USB operation
            Minimum 12MHz CPU clock required for full speed operation
            Connection to event system
            On chip debug possibilities during USB transactions
            20.2
            Overview
            The USB module is a USB 2.0 full speed (12Mbps) and low speed (1.5Mbps) device compliant interface.
            The USB supports 16 endpoint addresses. All endpoint addresses have one input and one output endpoint, for a total of
            31 configurable endpoints and one control endpoint. Each endpoint address is fully configurable and can be configured
            for any of the four transfer types; control, interrupt, bulk, or isochronous. The data payload size is also selectable, and it
            supports data payloads up to 1023 bytes.
            No dedicated memory is allocated for or included in the USB module. Internal SRAM is used to keep the configuration for
            each endpoint address and the data buffer for each endpoint. The memory locations used for endpoint configurations
            and data buffers are fully configurable. The amount of memory allocated is fully dynamic, according to the number of
            endpoints in use and the configuration of these. The USB module has built-in direct memory access (DMA), and will
            read/write data from/to the SRAM when a USB transaction takes place.
            To maximize throughput, an endpoint address can be configured for ping-pong operation. When done, the input and
            output endpoints are both used in the same direction. The CPU can then read/write one data buffer while the USB
            module writes/reads the others, and vice versa. This gives double buffered communication.
            相關(guān)PDF資料
            PDF描述
            MC80C52CXXX-25P883D 8-BIT, MROM, 25 MHz, MICROCONTROLLER, CDIP40
            MQ80C52CXXX-25SCR 8-BIT, MROM, 25 MHz, MICROCONTROLLER, CQFP44
            MC80C52TXXX-30SBD 8-BIT, MROM, 30 MHz, MICROCONTROLLER, CDIP40
            MD80C52TXXX-30/883D 8-BIT, MROM, 30 MHz, MICROCONTROLLER, CDIP40
            MR80C52CXXX-30/883R 8-BIT, MROM, 30 MHz, MICROCONTROLLER, CQCC44
            相關(guān)代理商/技術(shù)參數(shù)
            參數(shù)描述
            MC-80C32E-30 制造商:AIMTEC 制造商全稱:AIMTEC 功能描述:Rad. Tolerant 8-bit ROMless Microcontroller
            MC-80C32E-30-E 制造商:AIMTEC 制造商全稱:AIMTEC 功能描述:Rad. Tolerant 8-bit ROMless Microcontroller
            MC80D21000G 制造商:COR 功能描述:RN
            MC80F0104 制造商:未知廠家 制造商全稱:未知廠家 功能描述:8-BIT SINGLE-CHIP MICROCONTROLLERS
            MC80F0104B 制造商:未知廠家 制造商全稱:未知廠家 功能描述:8-BIT SINGLE-CHIP MICROCONTROLLERS
            發(fā)布緊急采購,3分鐘左右您將得到回復(fù)。

            采購需求

            (若只采購一條型號,填寫一行即可)

            發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進(jìn)入我的后臺,查看報價

            發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進(jìn)入我的后臺,查看報價

            *型號 *數(shù)量 廠商 批號 封裝
            添加更多采購

            我的聯(lián)系方式

            *
            *
            *
            • VIP會員服務(wù) |
            • 廣告服務(wù) |
            • 付款方式 |
            • 聯(lián)系我們 |
            • 招聘銷售 |
            • 免責(zé)條款 |
            • 網(wǎng)站地圖

            感谢您访问我们的网站,您可能还对以下资源感兴趣:

            两性色午夜免费视频