Technical Data
MC68HC705C8A — Rev. 3
218
Index
MOTOROLA
Index
SPI block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
141SPI clock/data timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 146 SPI control register (SPCR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 149 SPI data register (SPDR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 149 SPI error conditions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 147 SPI I/O register summary. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 142 SPI I/O registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 148 SPI interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 148 SPI operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 142 SPI status register (SPSR). . . . . . . . . . . . . . . . . . . . . . . . . . . . . 151 stack pointer (SP) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 46 stop mode
non-programmable COP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 73 non-programmable COP flowchart. . . . . . . . . . . . . . . . . . . . . . . . 74 programmable COP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71 programmable COP flowchart . . . . . . . . . . . . . . . . . . . . . . . . . . . 72 SCI during stop mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71 SPI during stop mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71 stop mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 69 stop/wait mode function flowchart . . . . . . . . . . . . . . . . . . . . . . . . 70 T
TCAP pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32 TCMP pin. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33 thermal resistance . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 174 timer. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89 alternate timer registers (ATRH and ATRL) . . . . . . . . . . . . . . . . . 99 I/O registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 94 input capture registers (ICRH and ICRL) . . . . . . . . . . . . . . . . . . 100 output compare registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 101 timer block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 90 timer control register (TCR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 94 timer I/O register summary. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91 timer interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 55 timer operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89 timer registers (TRH and TRL). . . . . . . . . . . . . . . . . . . . . . . . . . . 97 timer status register (TSR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 96