參數(shù)資料
型號: MC68S711PH8CPV3
廠商: MOTOROLA INC
元件分類: 微控制器/微處理器
英文描述: 8-BIT, OTPROM, MICROCONTROLLER, PQFP112
封裝: TQFP-112
文件頁數(shù): 140/264頁
文件大?。?/td> 1484K
代理商: MC68S711PH8CPV3
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁當(dāng)前第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁
MOTOROLA
11-14
MC68HC11PH8
CPU CORE AND INSTRUCTION SET
11
SUBA (opr)
Subtract memory from A
A M
A
A
IMM
A
DIR
A
EXT
A
IND, X
A
IND, Y
80
90
B0
A0
18 A0
ii
dd
hh ll
ff
2
3
4
5
SUBB (opr)
Subtract memory from B
B M
B
B
IMM
B
DIR
B
EXT
B
IND, X
B
IND, Y
C0
D0
F0
E0
18 E0
ii
dd
hh ll
ff
2
3
4
5
SUBD (opr)
Subtract memory from D
D M:M+1
D
IMM
DIR
EXT
IND, X
IND, Y
83
93
B3
A3
18 A3
jj
kk
dd
hh ll
ff
4
5
6
7
SWI
Software interrupt
INH
3F
14
1
TAB
Transfer A to B
A
B
INH
16
2
0
TAP
Transfer A to CC register
A
CCR
INH
06
2
TBA
Transfer B to A
B
A
INH
17
2
0
TEST
Test (only in test modes)
address bus increments
INH
00
TPA
Transfer CC register to A
CCR
A
INH
07
2
TST (opr)
Test for zero or minus
M 0
EXT
IND, X
IND, Y
7D
6D
18 6D
hh ll
ff
6
7
00
TSTA
Test A for zero or minus
A 0
A
INH
4D
2
00
TSTB
Test B for zero or minus
B 0
B
INH
5D
2
00
TSX
Transfer stack pointer to X
SP + 1
IX
INH
30
3
TSY
Transfer stack pointer to Y
SP + 1
IY
INH
18 30
4
TXS
Transfer X to stack pointer
IX 1
SP
INH
35
3
TYS
Transfer Y to stack pointer
IY 1
SP
INH
18 35
4
WAI
Wait for interrupt
stack registers & WAIT
INH
3E
à
XGDX
Exchange D with X
IX
D; D IX
INH
8F
3
XGDY
Exchange D with Y
IY
D; D IY
INH
18 8F
4
Operators
Operands
Is transferred to
dd
8-bit direct address ($0000$00FF); the high byte is assumed
Boolean AND
to be zero
+
Arithmetic addition, except where used as an
ff
8-bit positive offset ($00 to $FF (0 to 256)) is added to the
inclusive-OR symbol in Boolean formulae
contents of the index register
⊕ Exclusive-OR
hh
High order byte of 16-bit extended address
*
Multiply
ii
One byte of immediate data
:
Concatenation
jj
High order byte of 16-bit immediate data
Arithmetic subtraction, or negation symbol
kk
Low order byte of 16-bit immediate data
(Twos complement)
ll
Low order byte of 16-bit extended address
mm
8-bit mask (set bits to be affected)
rr
Signed relative offset ($80 to $7F (128 to +127));
offset is relative to the address following the offset byte
Cycles
Condition Codes
Innite, or until reset occurs
Bit not changed
à
12 cycles are used, beginning with the opcode
0
Bit always cleared
fetch. A wait state is entered, which remains
1
Bit always set
in effect for an integer number of MPU E clock
Bit set or cleared, depending on the operation
cycles (n) until an interrupt is recognised.
↓ Bit can be cleared, but cannot become set
Finally, two additional cycles are used to fetch
?
Not dened
the appropriate interrupt vector. (14 + n, total).
Table 11-2 Instruction set (Sheet 6 of 6)
Mnemonic
Operation
Description
Addressing
mode
Instruction
Condition codes
Opcode
Operand
Cycles
S X H
I
N Z V C
TPG
222
相關(guān)PDF資料
PDF描述
MC68HC11PH8CPV3 8-BIT, MROM, 3 MHz, MICROCONTROLLER, PQFP112
MC68HC11PH8CFN3 8-BIT, MROM, 3 MHz, MICROCONTROLLER, PQCC84
MC68S711PH8CPV4 8-BIT, OTPROM, MICROCONTROLLER, PQFP112
MC7445ARX733LF 32-BIT, 733 MHz, RISC PROCESSOR, CBGA360
MC7455ARX733LF 32-BIT, 733 MHz, RISC PROCESSOR, CBGA483
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MC68SEC000AA10 功能描述:微處理器 - MPU 8/16/32 BIT MPU STATIC RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:536 MHz 程序存儲器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-324
MC68SEC000AA10R2 功能描述:IC MPU 32BIT 10MHZ 64-QFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - 微處理器 系列:M680x0 標(biāo)準(zhǔn)包裝:2 系列:MPC8xx 處理器類型:32-位 MPC8xx PowerQUICC 特點:- 速度:133MHz 電壓:3.3V 安裝類型:表面貼裝 封裝/外殼:357-BBGA 供應(yīng)商設(shè)備封裝:357-PBGA(25x25) 包裝:托盤
MC68SEC000AA16 功能描述:微處理器 - MPU 8/16/32 BIT MPU STATIC RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:536 MHz 程序存儲器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-324
MC68SEC000AA16 制造商:Freescale Semiconductor 功能描述:Microprocessor
MC68SEC000AA16R2 功能描述:微處理器 - MPU 8/16/32 BIT MPU STATIC RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:536 MHz 程序存儲器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-324