參數(shù)資料
型號(hào): MC68MH360ZP25VL
廠商: Freescale Semiconductor
文件頁(yè)數(shù): 115/158頁(yè)
文件大?。?/td> 0K
描述: IC MPU QUICC ETHER 25MHZ 357PBGA
標(biāo)準(zhǔn)包裝: 44
系列: M683xx
處理器類型: M683xx 32-位
速度: 25MHz
電壓: 3.3V
安裝類型: 表面貼裝
封裝/外殼: 357-BGA
供應(yīng)商設(shè)備封裝: 357-PBGA(25x25)
包裝: 托盤
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)當(dāng)前第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)
QMC Supplement
CONTENTS
Paragraph
Number
Title
Page
Number
2.1.9
Data Buffer .......................................................................................................2-5
2.2
Global Multichannel Parameters ..........................................................................2-5
2.3
Multiple SCC Assignment Tables ......................................................................2-10
2.4
Channel-Specific Parameters..............................................................................2-14
2.4.1
Channel-Specific HDLC Parameters..............................................................2-14
2.4.1.1
CHAMR—Channel Mode Register (HDLC).............................................2-15
2.4.1.2
TSTATE—Tx Internal State (HDLC)........................................................2-17
2.4.1.3
INTMSK—Interrupt Mask (HDLC) ..........................................................2-18
2.4.1.4
RSTATE—Rx Internal State (HDLC) .......................................................2-19
2.4.2
Channel-Specific Transparent Parameters .....................................................2-20
2.4.2.1
CHAMR—Channel Mode Register (Transparent Mode) ..........................2-21
2.4.2.2
TSTATE—Tx Internal State (Transparent Mode) .....................................2-23
2.4.2.3
INTMSK—Interrupt Mask (Transparent Mode)........................................2-24
2.4.2.4
TRNSYNC—Transparent Synchronization ...............................................2-24
2.4.2.5
RSTATE—Rx Internal State (Transparent Mode).....................................2-28
Chapter 3
QMC Commands
3.1
Transmit Commands.............................................................................................3-1
3.2
Receive Commands ..............................................................................................3-2
Chapter 4
QMC Exceptions
4.1
Global Error Events ..............................................................................................4-2
4.1.1
Global Underrun (GUN)...................................................................................4-3
4.1.2
Global Overrun (GOV) in the FIFO .................................................................4-3
4.1.3
Restart from a Global Error ..............................................................................4-3
4.2
SCC Event Register (SCCE) ................................................................................4-3
4.3
Interrupt Table Entry ............................................................................................4-5
4.4
Channel Interrupt Processing Flow ......................................................................4-7
Chapter 5
Buffer Descriptors
5.1
Receive Buffer Descriptor ....................................................................................5-1
5.2
Transmit Buffer Descriptor ..................................................................................5-5
5.3
Placement of Buffer Descriptors ..........................................................................5-7
5.3.1
MC68MH360 Internal Memory Structure........................................................5-7
5.3.2
Parameter RAM Usage for QMC over Several SCCs......................................5-9
5.3.3
MPC860MH Internal Memory Structure .......................................................5-14
F
re
e
sc
a
le
S
e
m
ic
o
n
d
u
c
to
r,
I
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
c
..
.
相關(guān)PDF資料
PDF描述
MPC857DSLVR66B IC MPU POWERQUICC 66MHZ 357-PBGA
MC68LC302PU20VCT IC MPU NETWORK 20MHZ 100-LQFP
IDT70V27S15BF IC SRAM 512KBIT 15NS 144FBGA
MC68LC302PU16VCT IC MPU NETWORK 16MHZ 100-LQFP
MC68LC302CPU20CT IC MPU NETWORK 20MHZ 100-LQFP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MC68MH360ZP33K 制造商:Freescale Semiconductor 功能描述:MULTI HDLC QUICC32 - Trays
MC68MH360ZP33L 功能描述:IC MPU 32BIT QUICC 357-PBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - 微處理器 系列:M683xx 標(biāo)準(zhǔn)包裝:2 系列:MPC8xx 處理器類型:32-位 MPC8xx PowerQUICC 特點(diǎn):- 速度:133MHz 電壓:3.3V 安裝類型:表面貼裝 封裝/外殼:357-BBGA 供應(yīng)商設(shè)備封裝:357-PBGA(25x25) 包裝:托盤
MC68MH360ZP33LR2 功能描述:IC MPU QUICC 33MHZ 357-PBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - 微處理器 系列:M683xx 標(biāo)準(zhǔn)包裝:1 系列:MPC85xx 處理器類型:32-位 MPC85xx PowerQUICC III 特點(diǎn):- 速度:1.2GHz 電壓:1.1V 安裝類型:表面貼裝 封裝/外殼:783-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:783-FCPBGA(29x29) 包裝:托盤
MC68MH360ZQ25L 功能描述:微處理器 - MPU QUICC 2SMC 1SPI RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時(shí)鐘頻率:536 MHz 程序存儲(chǔ)器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-324
MC68MH360ZQ25LR2 功能描述:微處理器 - MPU QUICC 2SMC 1SPI RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時(shí)鐘頻率:536 MHz 程序存儲(chǔ)器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-324