<sup id="gnykr"><dd id="gnykr"></dd></sup>
<tt id="gnykr"><dl id="gnykr"><pre id="gnykr"></pre></dl></tt>
  • <samp id="gnykr"><dl id="gnykr"><s id="gnykr"></s></dl></samp>
    <i id="gnykr"><wbr id="gnykr"><small id="gnykr"></small></wbr></i>
    參數(shù)資料
    型號(hào): MC68HC908KX2MDW
    廠商: MOTOROLA INC
    元件分類: 微控制器/微處理器
    英文描述: Microcontrollers
    中文描述: 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PDSO16
    封裝: SOIC-16
    文件頁(yè)數(shù): 74/278頁(yè)
    文件大小: 4699K
    代理商: MC68HC908KX2MDW
    第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)當(dāng)前第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)第276頁(yè)第277頁(yè)第278頁(yè)
    M
    7
    F
    C
    Table 6-2. Opcode Map
    Read-Modify-Write
    INH
    IX1
    SP1
    Bit Manipulation
    DIR
    Branch
    REL
    Control
    INH
    Register/Memory
    IX2
    DIR
    DIR
    INH
    IX
    INH
    IMM
    DIR
    EXT
    SP2
    IX1
    SP1
    IX
    0
    1
    2
    3
    4
    5
    6
    9E6
    7
    8
    9
    A
    B
    C
    D
    9ED
    E
    9EE
    F
    0
    5
    BRSET0
    3
    DIR
    5
    4
    BSET0
    2
    DIR
    4
    3
    BRA
    2
    REL
    3
    4
    NEG
    DIR
    5
    CBEQ
    3
    2
    1
    NEGA
    1
    INH
    4
    1
    NEGX
    1
    INH
    4
    4
    NEG
    2
    IX1
    5
    5
    NEG
    SP1
    6
    CBEQ
    4
    3
    3
    NEG
    1
    IX
    4
    7
    RTI
    INH
    4
    RTS
    INH
    1
    3
    BGE
    2
    REL
    3
    BLT
    REL
    3
    BGT
    REL
    3
    BLE
    REL
    2
    TXS
    INH
    2
    TSX
    INH
    2
    SUB
    2
    IMM
    2
    3
    SUB
    DIR
    3
    CMP
    DIR
    3
    SBC
    DIR
    3
    CPX
    DIR
    3
    AND
    DIR
    3
    BIT
    DIR
    3
    LDA
    DIR
    3
    STA
    DIR
    3
    EOR
    DIR
    3
    ADC
    DIR
    3
    ORA
    DIR
    3
    ADD
    DIR
    2
    JMP
    DIR
    4
    JSR
    DIR
    3
    LDX
    DIR
    3
    STX
    DIR
    2
    4
    SUB
    3
    EXT
    4
    4
    SUB
    3
    IX2
    4
    5
    SUB
    SP2
    5
    CMP
    SP2
    5
    SBC
    SP2
    5
    CPX
    SP2
    5
    AND
    SP2
    5
    BIT
    SP2
    5
    LDA
    SP2
    5
    STA
    SP2
    5
    EOR
    SP2
    5
    ADC
    SP2
    5
    ORA
    SP2
    5
    ADD
    SP2
    4
    3
    SUB
    2
    IX1
    3
    4
    SUB
    3
    SP1
    4
    2
    SUB
    1
    IX
    2
    1
    BRCLR0
    3
    DIR
    BCLR0
    2
    DIR
    4
    BRN
    2
    REL
    3
    BHI
    REL
    3
    BLS
    REL
    3
    BCC
    REL
    3
    BCS
    REL
    3
    BNE
    REL
    3
    BEQ
    REL
    3
    BHCC
    2
    DIR
    CBEQA
    3
    IMM
    5
    CBEQX
    3
    IMM
    7
    DIV
    INH
    1
    COMX
    1
    CBEQ
    3 IX1+
    SP1
    CBEQ
    2
    IX+
    2
    1
    2
    CMP
    IMM
    2
    SBC
    IMM
    2
    CPX
    IMM
    2
    AND
    IMM
    2
    BIT
    IMM
    2
    LDA
    IMM
    2
    AIS
    IMM
    2
    EOR
    IMM
    2
    ADC
    IMM
    2
    ORA
    IMM
    2
    ADD
    IMM
    2
    2
    CMP
    3
    EXT
    4
    CMP
    IX2
    3
    4
    CMP
    2
    IX1
    3
    CMP
    SP1
    4
    SBC
    SP1
    4
    CPX
    SP1
    4
    AND
    SP1
    4
    BIT
    SP1
    4
    LDA
    SP1
    4
    STA
    SP1
    4
    EOR
    SP1
    4
    ADC
    SP1
    4
    ORA
    SP1
    4
    ADD
    SP1
    3
    CMP
    1
    IX
    2
    2
    5
    BRSET1
    3
    DIR
    5
    BSET1
    2
    DIR
    4
    2
    MUL
    1
    INH
    1
    1
    3
    NSA
    1
    INH
    4
    DAA
    1
    INH
    3
    2
    2
    2
    SBC
    3
    EXT
    4
    4
    SBC
    3
    IX2
    4
    4
    SBC
    2
    IX1
    3
    3
    SBC
    1
    IX
    2
    3
    BRCLR1
    3
    DIR
    BCLR1
    2
    DIR
    4
    2
    4
    COM
    2
    DIR
    4
    COMA
    1
    INH
    1
    INH
    1
    COM
    2
    IX1
    4
    5
    COM
    SP1
    5
    LSR
    SP1
    3
    COM
    1
    IX
    3
    9
    SWI
    INH
    2
    TAP
    INH
    1
    TPA
    INH
    2
    PULA
    INH
    2
    PSHA
    INH
    1
    2
    2
    2
    CPX
    3
    EXT
    4
    CPX
    3
    IX2
    4
    4
    CPX
    2
    IX1
    3
    3
    CPX
    1
    IX
    2
    4
    5
    BRSET2
    3
    DIR
    5
    BSET2
    2
    DIR
    4
    2
    LSR
    2
    DIR
    4
    LSRA
    INH
    3
    LDHX
    IMM
    1
    RORA
    1
    1
    LSRX
    1
    INH
    4
    LSR
    2
    IX1
    3
    3
    LSR
    1
    IX
    4
    1
    1
    2
    2
    AND
    3
    EXT
    4
    BIT
    EXT
    4
    LDA
    EXT
    4
    STA
    EXT
    4
    EOR
    EXT
    4
    ADC
    EXT
    4
    ORA
    EXT
    4
    ADD
    EXT
    3
    JMP
    EXT
    5
    JSR
    EXT
    4
    LDX
    EXT
    4
    STX
    EXT
    AND
    3
    IX2
    4
    4
    AND
    2
    IX1
    3
    3
    AND
    1
    IX
    2
    5
    BRCLR2
    3
    DIR
    BCLR2
    2
    DIR
    4
    2
    STHX
    DIR
    2
    3
    LDHX
    2
    DIR
    1
    CPHX
    3
    IMM
    4
    CPHX
    2
    DIR
    3
    1
    1
    2
    2
    3
    BIT
    3
    IX2
    4
    4
    BIT
    2
    IX1
    3
    3
    BIT
    1
    IX
    2
    6
    5
    BRSET3
    3
    DIR
    5
    BSET3
    2
    DIR
    4
    2
    4
    ROR
    2
    DIR
    4
    INH
    1
    RORX
    1
    INH
    1
    ROR
    2
    IX1
    4
    5
    ROR
    SP1
    5
    ASR
    SP1
    5
    LSL
    SP1
    5
    ROL
    SP1
    5
    DEC
    SP1
    6
    DBNZ
    SP1
    5
    INC
    SP1
    4
    TST
    SP1
    3
    ROR
    1
    IX
    3
    1
    2
    2
    3
    LDA
    3
    IX2
    4
    4
    LDA
    2
    IX1
    3
    3
    LDA
    1
    IX
    2
    7
    BRCLR3
    3
    DIR
    BCLR3
    2
    DIR
    4
    2
    ASR
    2
    DIR
    4
    ASRA
    INH
    1
    ASRX
    1
    INH
    1
    ASR
    2
    IX1
    4
    3
    ASR
    1
    IX
    3
    1
    1
    TAX
    1
    INH
    1
    2
    2
    3
    STA
    IX2
    4
    EOR
    IX2
    4
    ADC
    IX2
    4
    ORA
    IX2
    4
    ADD
    IX2
    4
    JMP
    IX2
    6
    JSR
    IX2
    4
    LDX
    IX2
    4
    STX
    IX2
    3
    4
    STA
    2
    IX1
    3
    3
    STA
    1
    IX
    2
    8
    5
    BRSET4
    3
    DIR
    5
    BSET4
    2
    DIR
    4
    REL
    3
    LSL
    2
    DIR
    4
    1
    LSLA
    INH
    1
    ROLA
    INH
    1
    LSLX
    1
    INH
    1
    LSL
    2
    IX1
    4
    3
    LSL
    1
    IX
    3
    2
    PULX
    INH
    2
    PSHX
    INH
    1
    CLC
    1
    INH
    1
    2
    2
    3
    3
    4
    EOR
    2
    IX1
    3
    3
    EOR
    1
    IX
    2
    9
    BRCLR4
    3
    DIR
    BCLR4
    2
    DIR
    4
    BHCS
    2
    REL
    3
    BPL
    REL
    3
    BMI
    REL
    3
    BMC
    REL
    3
    BMS
    REL
    3
    BIL
    REL
    3
    BIH
    REL
    ROL
    2
    DIR
    4
    1
    ROLX
    1
    INH
    1
    ROL
    2
    IX1
    4
    3
    ROL
    1
    IX
    3
    1
    SEC
    1
    INH
    2
    CLI
    INH
    2
    SEI
    INH
    1
    RSP
    INH
    1
    NOP
    INH
    2
    2
    3
    3
    4
    ADC
    2
    IX1
    3
    3
    ADC
    1
    IX
    2
    A
    5
    BRSET5
    3
    DIR
    5
    BSET5
    2
    DIR
    4
    2
    DEC
    2
    DIR
    5
    1
    DECA
    INH
    1
    DECX
    1
    INH
    3
    DEC
    2
    IX1
    5
    3
    DEC
    1
    IX
    4
    2
    PULH
    1
    INH
    2
    1
    2
    2
    3
    3
    4
    ORA
    2
    IX1
    3
    3
    ORA
    1
    IX
    2
    B
    BRCLR5
    3
    DIR
    BCLR5
    2
    DIR
    4
    2
    DBNZ
    3
    DIR
    4
    3
    DBNZA
    2
    INH
    1
    DBNZX
    2
    INH
    1
    DBNZ
    3
    IX1
    4
    4
    DBNZ
    2
    IX
    3
    PSHH
    1
    INH
    1
    1
    2
    2
    3
    3
    4
    ADD
    2
    IX1
    3
    3
    ADD
    1
    IX
    2
    C
    5
    BRSET6
    3
    DIR
    5
    BSET6
    2
    DIR
    4
    2
    INC
    2
    DIR
    3
    INCA
    INH
    1
    TSTA
    INH
    5
    MOV
    DD
    1
    CLRA
    INH
    1
    INCX
    1
    INH
    1
    INC
    2
    IX1
    3
    3
    INC
    1
    IX
    2
    CLRH
    INH
    1
    1
    2
    3
    3
    JMP
    2
    IX1
    5
    JMP
    1
    IX
    4
    D
    BRCLR6
    3
    DIR
    BCLR6
    2
    DIR
    4
    2
    TST
    2
    DIR
    1
    TSTX
    1
    INH
    4
    TST
    2
    IX1
    4
    3
    TST
    1
    IX
    4
    1
    4
    BSR
    2
    REL
    2
    LDX
    IMM
    2
    AIX
    IMM
    2
    3
    3
    JSR
    2
    IX1
    3
    JSR
    1
    IX
    2
    E
    5
    BRSET7
    3
    DIR
    5
    BSET7
    2
    DIR
    4
    2
    3
    MOV
    2 DIX+
    MOV
    3
    IMD
    3
    MOV
    2 IX+D
    1
    STOP
    INH
    1
    *
    2
    2
    3
    3
    5
    LDX
    SP2
    5
    STX
    SP2
    4
    LDX
    2
    IX1
    3
    4
    LDX
    SP1
    4
    STX
    SP1
    3
    LDX
    1
    IX
    2
    F
    BRCLR7
    3
    DIR
    BCLR7
    2
    DIR
    2
    3
    CLR
    2
    DIR
    1
    1
    CLRX
    1
    INH
    CLR
    2
    IX1
    4
    CLR
    SP1
    3
    2
    CLR
    1
    IX
    1
    WAIT
    1
    INH
    1
    TXA
    1
    INH
    2
    2
    3
    3
    4
    STX
    2
    IX1
    3
    STX
    1
    IX
    INH Inherent
    IMM Immediate
    DIR Direct
    EXT Extended
    DD
    Direct-Direct
    IX+D Indexed-Direct
    *
    Pre-byte for stack pointer indexed instructions
    REL Relative
    IX
    Indexed, No Offset
    IX1
    Indexed, 8-Bit Offset
    IX2
    Indexed, 16-Bit Offset
    IMD Immediate-Direct
    DIX+ Direct-Indexed
    SP1 Stack Pointer, 8-Bit Offset
    SP2 Stack Pointer, 16-Bit Offset
    IX+
    Indexed, No Offset with
    Post Increment
    IX1+ Indexed, 1-Byte Offset with
    Post Increment
    0
    High Byte of Opcode in Hexadecimal
    Low Byte of Opcode in Hexadecimal
    0
    5
    BRSET0
    3
    DIR
    Cycles
    Opcode Mnemonic
    Number of Bytes / Addressing Mode
    MSB
    LSB
    MSB
    LSB
    相關(guān)PDF資料
    PDF描述
    MC68HC908KX2CP Microcontrollers
    MC68HC908JL3MP MC68HC908JK1
    MC68HC908JL3MDW MC68HC908JK1
    MC68HC908JL3CP MC68HC908JK1
    MC68HC908JL3CDW MC68HC908JK1
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    MC68HC908KX8CDW 功能描述:IC MCU 8MHZ 8K FLASH 16-SOIC RoHS:否 類別:集成電路 (IC) >> 嵌入式 - 微控制器, 系列:HC08 其它有關(guān)文件:STM32F101T8 View All Specifications 特色產(chǎn)品:STM32 32-bit Cortex MCUs 標(biāo)準(zhǔn)包裝:490 系列:STM32 F1 核心處理器:ARM? Cortex?-M3 芯體尺寸:32-位 速度:36MHz 連通性:I²C,IrDA,LIN,SPI,UART/USART 外圍設(shè)備:DMA,PDR,POR,PVD,PWM,溫度傳感器,WDT 輸入/輸出數(shù):26 程序存儲(chǔ)器容量:64KB(64K x 8) 程序存儲(chǔ)器類型:閃存 EEPROM 大小:- RAM 容量:10K x 8 電壓 - 電源 (Vcc/Vdd):2 V ~ 3.6 V 數(shù)據(jù)轉(zhuǎn)換器:A/D 10x12b 振蕩器型:內(nèi)部 工作溫度:-40°C ~ 85°C 封裝/外殼:36-VFQFN,36-VFQFPN 包裝:托盤 配用:497-10030-ND - STARTER KIT FOR STM32497-8853-ND - BOARD DEMO STM32 UNIV USB-UUSCIKSDKSTM32-PL-ND - KIT IAR KICKSTART STM32 CORTEXM3497-8512-ND - KIT STARTER FOR STM32F10XE MCU497-8505-ND - KIT STARTER FOR STM32F10XE MCU497-8304-ND - KIT STM32 MOTOR DRIVER BLDC497-6438-ND - BOARD EVALUTION FOR STM32 512K497-6289-ND - KIT PERFORMANCE STICK FOR STM32MCBSTM32UME-ND - BOARD EVAL MCBSTM32 + ULINK-MEMCBSTM32U-ND - BOARD EVAL MCBSTM32 + ULINK2更多... 其它名稱:497-9032STM32F101T8U6-ND
    MC68HC908KX8CP 功能描述:IC MCU 8MHZ 8K FLASH 16-DIP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - 微控制器, 系列:HC08 其它有關(guān)文件:STM32F101T8 View All Specifications 特色產(chǎn)品:STM32 32-bit Cortex MCUs 標(biāo)準(zhǔn)包裝:490 系列:STM32 F1 核心處理器:ARM? Cortex?-M3 芯體尺寸:32-位 速度:36MHz 連通性:I²C,IrDA,LIN,SPI,UART/USART 外圍設(shè)備:DMA,PDR,POR,PVD,PWM,溫度傳感器,WDT 輸入/輸出數(shù):26 程序存儲(chǔ)器容量:64KB(64K x 8) 程序存儲(chǔ)器類型:閃存 EEPROM 大小:- RAM 容量:10K x 8 電壓 - 電源 (Vcc/Vdd):2 V ~ 3.6 V 數(shù)據(jù)轉(zhuǎn)換器:A/D 10x12b 振蕩器型:內(nèi)部 工作溫度:-40°C ~ 85°C 封裝/外殼:36-VFQFN,36-VFQFPN 包裝:托盤 配用:497-10030-ND - STARTER KIT FOR STM32497-8853-ND - BOARD DEMO STM32 UNIV USB-UUSCIKSDKSTM32-PL-ND - KIT IAR KICKSTART STM32 CORTEXM3497-8512-ND - KIT STARTER FOR STM32F10XE MCU497-8505-ND - KIT STARTER FOR STM32F10XE MCU497-8304-ND - KIT STM32 MOTOR DRIVER BLDC497-6438-ND - BOARD EVALUTION FOR STM32 512K497-6289-ND - KIT PERFORMANCE STICK FOR STM32MCBSTM32UME-ND - BOARD EVAL MCBSTM32 + ULINK-MEMCBSTM32U-ND - BOARD EVAL MCBSTM32 + ULINK2更多... 其它名稱:497-9032STM32F101T8U6-ND
    MC68HC908KX8VP 制造商:Motorola Inc 功能描述: 制造商:MOTOROLA 功能描述:
    MC68HC908LB8CDWE 功能描述:IC MCU 8K FLASH 8MHZ 20SOIC RoHS:是 類別:集成電路 (IC) >> 嵌入式 - 微控制器, 系列:HC08 標(biāo)準(zhǔn)包裝:250 系列:56F8xxx 核心處理器:56800E 芯體尺寸:16-位 速度:60MHz 連通性:CAN,SCI,SPI 外圍設(shè)備:POR,PWM,溫度傳感器,WDT 輸入/輸出數(shù):21 程序存儲(chǔ)器容量:40KB(20K x 16) 程序存儲(chǔ)器類型:閃存 EEPROM 大小:- RAM 容量:6K x 16 電壓 - 電源 (Vcc/Vdd):2.25 V ~ 3.6 V 數(shù)據(jù)轉(zhuǎn)換器:A/D 6x12b 振蕩器型:內(nèi)部 工作溫度:-40°C ~ 125°C 封裝/外殼:48-LQFP 包裝:托盤 配用:MC56F8323EVME-ND - BOARD EVALUATION MC56F8323
    MC68HC908LB8CPE 功能描述:IC MCU 8K FLASH 8MHZ 20DIP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - 微控制器, 系列:HC08 標(biāo)準(zhǔn)包裝:250 系列:56F8xxx 核心處理器:56800E 芯體尺寸:16-位 速度:60MHz 連通性:CAN,SCI,SPI 外圍設(shè)備:POR,PWM,溫度傳感器,WDT 輸入/輸出數(shù):21 程序存儲(chǔ)器容量:40KB(20K x 16) 程序存儲(chǔ)器類型:閃存 EEPROM 大小:- RAM 容量:6K x 16 電壓 - 電源 (Vcc/Vdd):2.25 V ~ 3.6 V 數(shù)據(jù)轉(zhuǎn)換器:A/D 6x12b 振蕩器型:內(nèi)部 工作溫度:-40°C ~ 125°C 封裝/外殼:48-LQFP 包裝:托盤 配用:MC56F8323EVME-ND - BOARD EVALUATION MC56F8323