參數(shù)資料
型號(hào): MC68HC11D0CP
廠商: MOTOROLA INC
元件分類: 微控制器/微處理器
英文描述: 8-BIT, MICROCONTROLLER, PDIP40
封裝: PLASTIC, DIP-40
文件頁(yè)數(shù): 51/124頁(yè)
文件大?。?/td> 1481K
代理商: MC68HC11D0CP
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)當(dāng)前第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)
MOTOROLA
CENTRAL PROCESSING UNIT
MC68HC11D3
3-12
TECHNICAL DATA
LSRB
Logical Shift
Right B
B
INH
54
2
————
0
LSRD
Logical Shift
Right Double
INH
04
3
————
0
MUL
Multiply 8 by 8
A
B D
INH
3D
10
———————
NEG (opr)
Two’s
Complement
Memory Byte
0 – M
M
EXT
IND,X
IND,Y
70
60
18
60
hh ll
ff
6
7
————
NEGA
Two’s
Complement
A
0 – A
A
A
INH
40
2
————
NEGB
Two’s
Complement
B
0 – B
B
B
INH
50
2
————
NOP
No operation
No Operation
INH
01
2
————————
ORAA (opr)
OR
Accumulator
A (Inclusive)
A + M
A
A
IMM
ADIR
A
EXT
AIND,X
AIND,Y
8A
9A
BA
AA
18
AA
ii
dd
hh ll
ff
2
3
4
5
————
0—
ORAB (opr)
OR
Accumulator
B (Inclusive)
B + M
B
B
IMM
BDIR
B
EXT
BIND,X
BIND,Y
CA
DA
FA
EA
18
EA
ii
dd
hh ll
ff
2
3
4
5
————
0—
PSHA
Push A onto
Stack
A
Stk,SP = SP – 1 A
INH
36
3
————————
PSHB
Push B onto
Stack
B
Stk,SP = SP – 1 B
INH
37
3
————————
PSHX
Push X onto
Stack (Lo
First)
IX
Stk,SP = SP – 2
INH
3C
4
————————
PSHY
Push Y onto
Stack (Lo
First)
IY
Stk,SP = SP – 2
INH
18
3C
5
————————
PULA
Pull A from
Stack
SP = SP + 1, A
Stk A
INH
32
4
————————
PULB
Pull B from
Stack
SP = SP + 1, B
Stk B
INH
33
4
————————
PULX
Pull X From
Stack (Hi
First)
SP = SP + 2, IX
Stk
INH
38
5
————————
PULY
Pull Y from
Stack (Hi
First)
SP = SP + 2, IY
Stk
INH
18
38
6
————————
ROL (opr)
Rotate Left
EXT
IND,X
IND,Y
79
69
18
69
hh ll
ff
6
7
————
ROLA
Rotate Left A
A
INH
49
2
————
ROLB
Rotate Left B
B
INH
59
2
————
ROR (opr)
Rotate Right
EXT
IND,X
IND,Y
76
66
18
66
hh ll
ff
6
7
————
RORA
Rotate Right A
A
INH
46
2
————
RORB
Rotate Right B
B
INH
56
2
————
RTI
Return from
Interrupt
See Figure 3–2
INH
3B
12
RTS
Return from
Subroutine
See Figure 3–2
INH
39
5
————————
SBA
Subtract B
from A
A – B
A
INH
10
2
————
Table 3-2 Instruction Set (Sheet 5 of 7)
Mnemonic
Operation
Description
Addressing
Instruction
Condition Codes
Mode
Opcode
Operand
Cycles
S
X
H
I
N
Z
V
C
C
0
b7
b0
C
0
b7
b0
A
B
b7
b0
C
b7
b0
C
b7
b0
C
b7
b0
C
b7
b0
C
b7
b0
C
b7
b0
相關(guān)PDF資料
PDF描述
MC68HC11L6CFU1 8-BIT, OTPROM, 1 MHz, MICROCONTROLLER, PQFP64
MC68HC16S2CPU25 16-BIT, 25.17 MHz, MICROCONTROLLER, PQFP100
MC16S2CPU20B1 16-BIT, 20.97 MHz, MICROCONTROLLER, PQFP100
MC68HC16X1CTH 16-BIT, MROM, 16.78 MHz, MICROCONTROLLER, PQFP120
MC68HC24VP 16 I/O, PIA-GENERAL PURPOSE, PDIP40
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MC68HC11D0CP3 制造商:未知廠家 制造商全稱:未知廠家 功能描述:8-Bit Microcontroller
MC68HC11D0FB 制造商:未知廠家 制造商全稱:未知廠家 功能描述:8-Bit Microcontroller
MC68HC11D0FN 制造商:未知廠家 制造商全稱:未知廠家 功能描述:8-Bit Microcontroller
MC68HC11D0FNR2 制造商:未知廠家 制造商全稱:未知廠家 功能描述:8-Bit Microcontroller
MC68HC11D0P 制造商:未知廠家 制造商全稱:未知廠家 功能描述:8-Bit Microcontroller