Advance Information
MC68HC08AS20
—
Rev. 4.1
12
Freescale Semiconductor
15.6
15.6.1
15.6.2
15.7
15.7.1
15.7.2
15.8
15.8.1
15.8.2
Port D . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .189
Port D Data Register. . . . . . . . . . . . . . . . . . . . . . . . . . . . .189
Data Direction Register D . . . . . . . . . . . . . . . . . . . . . . . . .190
Port E . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .192
Port E Data Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . .192
Data Direction Register E . . . . . . . . . . . . . . . . . . . . . . . . .194
Port F . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .196
Port F Data Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . .196
Data Direction Register F . . . . . . . . . . . . . . . . . . . . . . . . .197
Section 16. Timer Interface (TIM)
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .199
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .200
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .200
Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .204
TIM Counter Prescaler . . . . . . . . . . . . . . . . . . . . . . . . . . .204
Input Capture. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .204
Output Compare . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .206
16.4.3.1
Unbuffered Output Compare . . . . . . . . . . . . . . . . . . . . .206
16.4.3.2
Buffered Output Compare . . . . . . . . . . . . . . . . . . . . . . .207
16.4.4
Pulse Width Modulation (PWM) . . . . . . . . . . . . . . . . . . . .208
16.4.4.1
Unbuffered PWM Signal Generation . . . . . . . . . . . . . . .209
16.4.4.2
Buffered PWM Signal Generation . . . . . . . . . . . . . . . . .210
16.4.4.3
PWM Initialization . . . . . . . . . . . . . . . . . . . . . . . . . . . . .211
16.5
Interrupts. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .213
16.6
Low-Power Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .213
16.6.1
Wait Mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .213
16.6.2
Stop Mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .214
16.7
TIM During Break Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . .214
16.8
I/O Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .215
16.8.1
TIM Clock Pin (PTD6/ATD14/TCLK). . . . . . . . . . . . . . . . .215
16.8.2
TIM Channel I/O Pins (PTF3/TCH5–PTF0/TCH2
and PTE3/TCH1–PTE2/TCH0) . . . . . . . . . . . . . . . . . .215
16.1
16.2
16.3
16.4
16.4.1
16.4.2
16.4.3