MC68HC08AS32A — Rev. 1
Data Sheet
MOTOROLA
Table of Contents
7
Data Sheet — MC68HC08AS32A
Table of Contents
Section 1. General Description
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
MCU Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
Pin Assignments. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
Power Supply Pins (V
DD
and V
SS
) . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Oscillator Pins (OSC1 and OSC2) . . . . . . . . . . . . . . . . . . . . . . . . . . 24
External Reset Pin (RST) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
External Interrupt Pin (IRQ) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Analog Power Supply Pin (V
DDA
/V
DDAREF
) . . . . . . . . . . . . . . . . . . . 24
ADC High Reference Pin (V
REFH
) . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Analog Ground Pin (V
SSA
/V
REFL
). . . . . . . . . . . . . . . . . . . . . . . . . . . 25
External Filter Capacitor Pin (CGMXFC) . . . . . . . . . . . . . . . . . . . . . 25
Port A Input/Output (I/O) Pins (PTA7–PTA0) . . . . . . . . . . . . . . . . . . 25
Port B I/O Pins (PTB7/ATD7–PTB0/ATD0) . . . . . . . . . . . . . . . . . . . 25
Port C I/O Pins (PTC4–PTC0) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Port D I/O Pins (PTD6/ATD14/TCLKA–PTD0/ATD8). . . . . . . . . . . . 25
Port E I/O Pins (PTE7/SPSCK–PTE0/TxD) . . . . . . . . . . . . . . . . . . . 25
Port F I/O Pins (PTF3/TCH5–PTF0/TCH2) . . . . . . . . . . . . . . . . . . . 26
J1850 Transmit Pin Digital (BDTxD). . . . . . . . . . . . . . . . . . . . . . . . . 26
J1850 Receive Pin Digital (BDRxD) . . . . . . . . . . . . . . . . . . . . . . . . . 26
1.1
1.2
1.3
1.4
1.4.1
1.4.2
1.4.4
1.4.5
1.4.6
1.4.7
1.4.8
1.4.9
1.4.10
1.4.11
1.4.12
1.4.13
1.4.14
1.4.15
1.4.16
Section 2. Memory
2.1
2.2
2.3
2.4
2.5
2.5.1
2.5.1.1
2.5.1.2
2.5.1.3
2.5.1.4
2.5.1.5
2.5.1.6
2.5.1.7
2.5.1.8
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
Input/Output (I/O) Section. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
Random-Access Memory (RAM) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Read-Only Memory (ROM). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Electrically Erasable Programmable ROM (EEPROM) . . . . . . . . . . . . . 40
Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
EEPROM Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
EEPROM Timebase Requirements . . . . . . . . . . . . . . . . . . . . . . . 41
EEPROM Program/Erase Protection . . . . . . . . . . . . . . . . . . . . . . 42
EEPROM Block Protection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
EEPROM Programming and Erasing . . . . . . . . . . . . . . . . . . . . . . 43
Program/Erase Using AUTO Bit . . . . . . . . . . . . . . . . . . . . . . . . . . 44
EEPROM Programming . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
EEPROM Erasing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
F
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
.