Table of Contents
MC68HC(7)05L16
—
Rev. 3.0
General Release Specification
MOTOROLA
Table of Contents
7
L
G
R
4.3.1
4.3.2
4.3.3
4.3.4
4.3.5
4.3.6
4.3.7
4.4
4.5
IRQ1 and IRQ2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .59
Key Wakeup Interrupt (KWI) . . . . . . . . . . . . . . . . . . . . . . . .59
IRQ (KWI) Software Consideration . . . . . . . . . . . . . . . . . . .60
Timer 1 Interrupt . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .64
Timer 2 Interrupt . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .64
SSPI Interrupt . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .64
Timebase Interrupt . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .64
Interrupt Control Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . .64
Interrupt Status Register. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .66
Section 5. Low-Power Modes
5.1
5.2
5.3
5.4
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .69
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .69
Stop Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .69
Wait Mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .70
Section 6. Parallel Input/Output (I/O)
6.1
6.2
6.3
6.3.1
6.3.2
6.4
6.5
6.5.1
6.5.2
6.6
6.6.1
6.6.2
6.7
6.7.1
6.7.2
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .73
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .74
Port A . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .75
Port A Data Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .76
Port A Data Direction Register . . . . . . . . . . . . . . . . . . . . . .77
Port B . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .78
Port C . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .79
Port C Data Register. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .81
Port C Data Direction Register . . . . . . . . . . . . . . . . . . . . . .82
Port D . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .83
Port D Data Register. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .84
Port D MUX Register. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .85
Port E . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .86
Port E Data Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .87
Port E MUX Register. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .88
Section 7. Oscillators/Clock Distributions
7.1
7.2
7.3
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .89
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .90
OSC Clock Divider and POR Counter . . . . . . . . . . . . . . . . . . .91