參數(shù)資料
型號: MC100ES6039EG
廠商: IDT, Integrated Device Technology Inc
文件頁數(shù): 5/9頁
文件大?。?/td> 0K
描述: IC CLK GENERATION CHIP 20-SOIC
標(biāo)準(zhǔn)包裝: 37
類型: 時鐘發(fā)生器
PLL:
輸入: ECL,HSTL,LVDS,PECL
輸出: ECL,PECL
電路數(shù): 1
比率 - 輸入:輸出: 1:4
差分 - 輸入:輸出: 是/是
頻率 - 最大: 1GHz
除法器/乘法器: 是/無
電源電壓: 3.135 V ~ 3.8 V
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 20-SOIC(0.295",7.50mm 寬)
供應(yīng)商設(shè)備封裝: 20-SOIC
包裝: 管件
MC100ES6039 Data Sheet
3.3V ECL/PECL/HSTL/LVDS ÷2/4, ÷4/6 CLOCK GENERATION CHIP
MC100ES6039 REVISION 3 FEBRUARY 5, 2013
5
2013 Integrated Device Technology, Inc.
Figure 5. Typical Termination for Output Driver and Device Evaluation
Table 6. AC Characteristics (VCC = 0 V, VEE = –3.8 V to –3.135 V or VCC = 3.135 V to 3.8 V, VEE = 0 V)(1)
1. Measured using a 750 mV source, 50% duty cycle clock source. All loading with 50
to VCC –2.0 V.
Symbol
Characteristic
–40
C25C85C
Unit
Min
Typ
Max
Min
Typ
Max
Min
Typ
Max
fmax
Maximum Frequency
> 1
GHz
tPLH,
tPHL
Propagation Delay
CLK, Q (Diff)
MR, Q
575
500
875
850
575
500
875
850
575
500
875
850
ps
tRR
Reset Recovery
200
100
200
100
200
100
ps
ts
Setup Time
EN, CLK
DIVSEL, CLK
200
400
120
180
200
400
120
180
200
400
120
180
ps
th
Hold Time
CLK, EN
CLK, DIVSEL
100
200
50
140
100
200
50
140
100
200
50
140
ps
tPW
Minimum Pulse Width
MR
550
450
550
450
550
450
ps
tSKEW Within Device Skew
Q, Q
Q, Q @ Same Frequency
Device-to-Device Skew(2)
2. Skew is measured between outputs under identical transitions. Duty cycle skew is defined only for differential operation when the delays are
measured from the cross point of the inputs to the cross point of the outputs.
80
50
300
80
50
300
80
50
300
ps
tJITTER Cycle-to-Cycle Jitter
(RMS 1
)1
1
ps
VPP
Input Voltage Swing (Differential)
150
1400
150
1400
150
1400
mV
VCMR Differential Cross Point Voltage
VEE+0.2
VCC–1.1 VEE+0.2
VCC–1.1
V
tr
tf
Output Rise/Fall Times
Q, Q
(20% – 80%)
50
300
50
300
50
300
ps
Driver
Device
Receiver
Device
QD
50
Q
D
50
VTT
VTT = VCC –- 2.0 V
相關(guān)PDF資料
PDF描述
MC100ES6056EG IC CLOCK MUX 2:1 3GHZ 20-SOIC
MC100ES60T23EFR2 IC XLATOR LV PECL DUAL 8-SOIC
MC100ES6130EJ IC CLOCK BUFFER MUX 2:4 16-TSSOP
MC100ES6210KLF IC CLOCK BUFFER 1:5 3GHZ 32VFQFN
MC100ES6220AE IC CLK BUFFER 1:10 1GHZ 52-LQFP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MC100ES6039EGR2 功能描述:時鐘發(fā)生器及支持產(chǎn)品 FSL 1-4 LVPECL div 2 /4, div 4/6 Clock Ge RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
MC100ES6056DT 功能描述:IC CLOCK BUFFER MUX 2:1 20-TSSOP RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘緩沖器,驅(qū)動器 系列:100ES 標(biāo)準(zhǔn)包裝:1 系列:HiPerClockS™ 類型:扇出緩沖器(分配),多路復(fù)用器 電路數(shù):1 比率 - 輸入:輸出:2:18 差分 - 輸入:輸出:是/無 輸入:CML,LVCMOS,LVPECL,LVTTL,SSTL 輸出:LVCMOS,LVTTL 頻率 - 最大:250MHz 電源電壓:2.375 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:32-LQFP 供應(yīng)商設(shè)備封裝:32-TQFP(7x7) 包裝:- 其它名稱:800-1923-6
MC100ES6056DTR2 功能描述:IC CLOCK MUX 2:1 3GHZ 20-TSSOP RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘緩沖器,驅(qū)動器 系列:100ES 標(biāo)準(zhǔn)包裝:74 系列:- 類型:扇出緩沖器(分配) 電路數(shù):1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 輸入:HCSL, LVCMOS, LVDS, LVPECL, LVTTL 輸出:HCSL,LVDS 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:32-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:32-QFN(5x5) 包裝:管件
MC100ES6056EG 功能描述:時鐘發(fā)生器及支持產(chǎn)品 FSL Dual Diff LVPECL/LVDS 2:1 Mux RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
MC100ES6056EGR2 功能描述:時鐘發(fā)生器及支持產(chǎn)品 RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56