參數(shù)資料
型號: M4-128/64-15VC
廠商: LATTICE SEMICONDUCTOR CORP
元件分類: PLD
英文描述: High Performance E 2 CMOS In-System Programmable Logic
中文描述: EE PLD, 15 ns, PQFP100
封裝: TQFP-100
文件頁數(shù): 27/46頁
文件大?。?/td> 754K
代理商: M4-128/64-15VC
MACH 4 Family
33
Input Latch Delays with ZHT Option:
tSILZ
Input latch setup time - ZHT
6.0
ns
tHILZ
Input latch hold time - ZHT
0.0
ns
tPDILZi Transparent input latch to internal feedback - ZHT
6.0
ns
Output Delays:
tBUF
Output buffer delay
2.0
ns
tSLW
Slow slew rate delay adder
2.5
ns
tEA
Output enable time
9.5
10.0
12.0
15.0
17.0
ns
tER
Output disable time
9.5
10.0
12.0
15.0
17.0
ns
Power Delay:
tPL
Power-down mode delay adder
2.5
ns
Reset and Preset Delays:
tSRi
Asynchronous reset or preset to internal register output
10.0
12.0
14.0
18.0
20.0
ns
tSR
Asynchronous reset or preset to register output
12.0
14.0
16.0
20.0
22.0
ns
tSRR
Asynchronous reset and preset register recovery time
8.0
10.0
15.0
17.0
ns
tSRW
Asynchronous reset or preset width
10.0
12.0
15.0
17.0
ns
Clock/LE Width:
tWLS
Global clock width low
3.0
5.0
6.0
7.0
ns
tWHS
Global clock width high
3.0
5.0
6.0
7.0
ns
tWLA
Product term clock width low
4.0
5.0
8.0
9.0
10.0
ns
tWHA
Product term clock width high
4.0
5.0
8.0
9.0
10.0
ns
tGWS
Global gate width low (for low transparent) or high
(for high transparent)
5.0
6.0
7.0
ns
tGWA
Product term gate width low (for low transparent) or
high (for high transparent)
4.0
5.0
6.0
9.0
11.0
ns
tWIRL
Input register clock width low
4.5
5.0
6.0
7.0
ns
tWIRH
Input register clock width high
4.5
5.0
6.0
7.0
ns
tWIL
Input latch gate width
5.0
6.0
7.0
ns
MACH 4 TIMING PARAMETERS OVER OPERATING RANGES1 (CONTINUED)
-7
-10
-12
-14
-15
-18
Unit
Min
Max
Min
Max
Min
Max
Min
Max
Min
Max
Min
Max
相關(guān)PDF資料
PDF描述
M4-128/64-15YC High Performance E 2 CMOS In-System Programmable Logic
M4-128/64-18VI High Performance E 2 CMOS In-System Programmable Logic
M4-128/64-18YI High Performance E 2 CMOS In-System Programmable Logic
M4-128/64-7VC High Performance E 2 CMOS In-System Programmable Logic
M4-128/64-7YC High Performance E 2 CMOS In-System Programmable Logic
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
M4-128N/64-10JC 功能描述:CPLD - 復雜可編程邏輯器件 Use ispMACH 4000V or M4A5 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
M4-128N/64-10JI 功能描述:CPLD - 復雜可編程邏輯器件 Use ispMACH 4000V or M4A5 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
M4-128N/64-12JC 功能描述:CPLD - 復雜可編程邏輯器件 Use ispMACH 4000V or M4A5 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
M4-128N/64-12JI 功能描述:CPLD - 復雜可編程邏輯器件 Use ispMACH 4000V or M4A5 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
M4-128N/64-14JI 功能描述:CPLD - 復雜可編程邏輯器件 Use ispMACH 4000V or M4A5 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100