參數(shù)資料
型號: M37478RSS
元件分類: 微控制器/微處理器
英文描述: 8-BIT, 8 MHz, MICROCONTROLLER, CDIP42
封裝: CERAMIC, SDIP-42
文件頁數(shù): 22/361頁
文件大?。?/td> 4955K
代理商: M37478RSS
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁當(dāng)前第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁
HARDWARE
1-111
7470/7471/7477/7478 GROUP USER’S MANUAL
1.13 Serial I/O
2
2 Receive operation of clock synchronous Serial I/O
The receive operation of the clock synchronous Serial I/O is described below.
q Start of receive operation
Receive operation begins by writing data into the Transmit buffer register (TB: address 00E016)
V2
in the receive enable state.
V1
Transmit data in the full-duplex data communication
Arbitrary dummy data in the half-duplex data communication
q Receive operation
1Receive data is input bit by bit from the P14/RxD pin to the Receive shift register in synchronization
with the rise of the synchronous clock.
2Receive data is input starting with the most significant bit of the Receive shift register. Each time
one bit is input, the contents of the Receive shift register are shifted by 1 in the direction of the
least significant bit.
3After one-byte data is completely input to the Receive shift register, the contents of the Receive
shift register are transferred to the receive buffer register (RB).
V3
4When receive data has been transferred to the receive buffer register, the receive buffer full flag
(b1) of the Serial I/O status register (SIOSTS) is set to “1,”
V4 so that a receive interrupt request
is generated.
V 1: Status in which the register for receive operation has been completed. Refer to “[Clock
synchronous Serial I/O receive setting method]” which will be described later.
V 2: When the external clock is selected, write data into the Transmit buffer register when the
synchronous clock is at “H.”
V 3: If receive data is further input to the Receive shift register when data remains (when the
receive buffer full flag is “1”) without reading out the contents of the Receive buffer register,
the overrun error flag of the Serial I/O status register is set to “1.” At this time, the data of the
Receive shift register is not transferred to the Receive buffer register and the original data of
the Receive buffer register is held.
V 4: The receive buffer full flag is cleared to “0” by reading out the Receive buffer register.
q When using the SRDY output
At the time when data has been written into the Transmit buffer register, the level of the SRDY
signal changes from “H” to “L” by which a receive ready state can be known externally. The SRDY
signal goes to “H” at the first fall of the synchronous clock of the synchronous clock.
q Receive interrupt operation (Serial I/O select only)
When receive data is transferred from the receive shift register to the Receive buffer register after
one-byte data is all input to the Receive shift register, an interrupt request is generated.
Figure 1.13B.4 shows a receive operation of the clock synchronous Serial I/O and Figure 1.13B.5
shows a receive timing chart of the clock synchronous Serial I/O.
相關(guān)PDF資料
PDF描述
M37477E8TXXXSP 8-BIT, OTPROM, 8 MHz, MICROCONTROLLER, PDIP32
M37477E8TXXXFP 8-BIT, OTPROM, 8 MHz, MICROCONTROLLER, PDSO32
M37477E8FP 8-BIT, OTPROM, 8 MHz, MICROCONTROLLER, PDSO32
M37478E8FP 8-BIT, OTPROM, 8 MHz, MICROCONTROLLER, PQFP56
M37478E8TXXXFP 8-BIT, OTPROM, 8 MHz, MICROCONTROLLER, PQFP56
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
M37480E8 制造商:MITSUBISHI 制造商全稱:Mitsubishi Electric Semiconductor 功能描述:SINGLE-CHIP 8-BIT CMOS MICROCOMPUTER
M37480E8FP 制造商:MITSUBISHI 制造商全稱:Mitsubishi Electric Semiconductor 功能描述:SINGLE-CHIP 8-BIT CMOS MICROCOMPUTER
M37480E8SP 制造商:MITSUBISHI 制造商全稱:Mitsubishi Electric Semiconductor 功能描述:SINGLE-CHIP 8-BIT CMOS MICROCOMPUTER
M37480E8T 制造商:MITSUBISHI 制造商全稱:Mitsubishi Electric Semiconductor 功能描述:SINGLE-CHIP 8-BIT CMOS MICROCOMPUTER
M37480E8T-XXXFP 制造商:RENESAS 制造商全稱:Renesas Technology Corp 功能描述:8-BIT SINGLE-CHIP MICROCOMPUTER 740 FAMILY / 7470 SERIES